首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> tcp-ip

基于IEEE1451標(biāo)準(zhǔn)的IP傳感器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本文基于簡(jiǎn)化的IEEE1451智能傳感器信息模型,提出了基于嵌入式Internet技術(shù)的IP傳感器模型,并進(jìn)行了原型實(shí)現(xiàn)。分析了IP傳感器的網(wǎng)絡(luò)時(shí)延問題,并在網(wǎng)絡(luò)環(huán)境下對(duì)其時(shí)延性能進(jìn)行了測(cè)試。實(shí)驗(yàn)結(jié)果表明,所設(shè)計(jì)的IP傳感
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  傳感器  IP  IEEE1451  標(biāo)準(zhǔn)  基于  

遠(yuǎn)程視頻監(jiān)控解決方案中動(dòng)態(tài)IP技術(shù)的應(yīng)用

晨星半導(dǎo)體獲MIPS處理器IP授權(quán)

  •   為數(shù)字消費(fèi)、家庭網(wǎng)絡(luò)、無線、通信和商業(yè)應(yīng)用提供業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)與內(nèi)核的領(lǐng)導(dǎo)廠商美普思科技公司(MIPS Technologies, Inc., 納斯達(dá)克代碼:MIPS)宣布,全球領(lǐng)先的數(shù)字電視IC供應(yīng)商晨星半導(dǎo)體(MStar Semiconductor)獲得其多線程MIPS32TM 34Kf™ Pro可合成處理器內(nèi)核授權(quán),用來開發(fā)新一代設(shè)備。34Kf內(nèi)核包括一個(gè)浮點(diǎn)單元,可為圖形密集型功能提供增強(qiáng)的性能,對(duì)連網(wǎng)數(shù)字電視及Java、JavaScript、Adobe® Flash&r
  • 關(guān)鍵字: MIPS  處理器  IP  

基于Blackfin Lockbox的IP保護(hù)技術(shù)

  • 基于Blackfin Lockbox的IP保護(hù)技術(shù), 隨著集成電路芯片技術(shù)的飛速發(fā)展、電子產(chǎn)品設(shè)計(jì)業(yè)也越來越開放,很多硬件解決方案已經(jīng)成為公開的資料,產(chǎn)品設(shè)計(jì)者的核心技術(shù)往往集中在嵌入式軟件內(nèi)。然而,在行業(yè)競(jìng)爭(zhēng)日益激烈的今天,很多公司發(fā)現(xiàn)自己的產(chǎn)品投
  • 關(guān)鍵字: 保護(hù)  技術(shù)  IP  Lockbox  Blackfin  基于  

基于IP的電子白板系統(tǒng)的設(shè)計(jì)

  • 隨著我國(guó)教育科研網(wǎng)(CERNET)的不斷普及和推廣使用,許多高等學(xué)校將遠(yuǎn)程網(wǎng)絡(luò)教育作為輔助教學(xué)的一個(gè)重要手段。網(wǎng)絡(luò)教育的基礎(chǔ)是建立網(wǎng)絡(luò)教室系統(tǒng),其中,傳統(tǒng)的黑板被電子白板所替代,電子白板不僅可以滿足教師的需
  • 關(guān)鍵字: 設(shè)計(jì)  系統(tǒng)  電子白板  IP  基于  

IP的一體化呼叫中心解決的方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: IP  一體化呼叫中心  網(wǎng)絡(luò)結(jié)構(gòu)  

基于ARM微處理器TCP/IP協(xié)議棧LwlP實(shí)現(xiàn)

  • 基于ARM微處理器TCP/IP協(xié)議棧LwlP實(shí)現(xiàn),0 引 言
    隨著嵌入式系統(tǒng)與網(wǎng)絡(luò)的日益結(jié)合,越來越多的嵌入式設(shè)備需要實(shí)現(xiàn)Internet網(wǎng)絡(luò)化,支持嵌入式設(shè)備接入網(wǎng)絡(luò),已成為嵌入式領(lǐng)域重要的研究方向。而目前嵌入式系統(tǒng)中大量應(yīng)用低速處理器,受內(nèi)存和速度限制
  • 關(guān)鍵字: 協(xié)議  LwlP  實(shí)現(xiàn)  IP  TCP  ARM  微處理器  基于  

在FPGA上對(duì)OC8051IP核的修改與測(cè)試

  • 引 言
    20世紀(jì)80年代初,Intel公司推出了MCS-51單片機(jī),隨后Intel以專利轉(zhuǎn)讓的形式把8051內(nèi)核發(fā)布給許多半導(dǎo)體廠家,從而出現(xiàn)了許多與MCS-51系統(tǒng)兼容的產(chǎn)品。這些產(chǎn)品與MCS-51的系統(tǒng)結(jié)構(gòu)相同,采用CMOS工藝,因
  • 關(guān)鍵字: FPGA  8051  OC  IP    

Gartner:今年半導(dǎo)體創(chuàng)業(yè)公司籌資逾7.5億美元

  •   據(jù)國(guó)外媒體報(bào)道,美國(guó)市場(chǎng)研究公司Gartner表示,全球半導(dǎo)體創(chuàng)業(yè)公司今年以來總計(jì)籌集了超過7.5億美元資金,但其中約四分之一的投資來自于大型半導(dǎo)體公司旗下風(fēng)投部門等戰(zhàn)略投資者。   Gartner指出,在過去的這一年,風(fēng)投公司主要青睞投資后期創(chuàng)業(yè)公司,與去年相比,今年獲得投資的創(chuàng)業(yè)公司數(shù)量明顯下降。每家公司獲得的投資金額最高為4000萬美元,平均為1430萬美元。   Gartner表示,在獲得投資的創(chuàng)業(yè)公司中,70%為無晶圓廠芯片公司,14%為EDA(電子設(shè)計(jì)自動(dòng)化)公司,7%為IP公司,5%
  • 關(guān)鍵字: 半導(dǎo)體  IP  OEM  

基于SoC的音頻IP模塊設(shè)計(jì)

  • 隨著集成電路設(shè)計(jì)技術(shù)和深亞微米制造技術(shù)的發(fā)展,集成電路已進(jìn)入了片上系統(tǒng)時(shí)代。由于SoC結(jié)構(gòu)極其復(fù)雜,對(duì)于設(shè)計(jì)者而言,數(shù)百萬門規(guī)模的系統(tǒng)級(jí)芯片設(shè)計(jì)不可能一切從頭開始,隨著集成電路設(shè)計(jì)技術(shù)的發(fā)展,IP核的
  • 關(guān)鍵字: 模塊  設(shè)計(jì)  IP  音頻  SoC  基于  音頻  

基于NCO IP core的Chirp函數(shù)實(shí)現(xiàn)設(shè)計(jì)

  • 首先分析Chirp函數(shù)在頻域上的一般特性,并且分析Altrea公司提供的數(shù)控振蕩器知識(shí)產(chǎn)權(quán)核(NCO IP core)的輸入/輸出特性,通過MegaCore環(huán)境確定其輸入控制字,通過外圍邏輯電路實(shí)時(shí)向NCO IP core調(diào)入控制頻率控制字以達(dá)到改變輸出頻率的目的,并通過在示波器上觀測(cè)FPGA的運(yùn)行情況,驗(yàn)證了該設(shè)計(jì)具有很好的輸出效果。
  • 關(guān)鍵字: Chirp  core  NCO  IP    

首款串行 RapidIO 2.1 IP 解決方案(Altera)

  • Altera 公司 宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識(shí)產(chǎn)權(quán) (IP) 內(nèi)核。Altera 的串行 RapidIO IP 內(nèi)核可支持多達(dá)四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場(chǎng)日益增長(zhǎng)的帶寬和可靠性需求。該
  • 關(guān)鍵字: RapidIO  Altera  2.1  IP    

Avago宣布向Juniper Networks提供關(guān)鍵知識(shí)產(chǎn)權(quán)IP

  •   Avago Technologies(安華高科技)今日宣布,公司提供的關(guān)鍵知識(shí)產(chǎn)權(quán)(IP, Intellectual Property)已經(jīng)幫助Juniper Networks公司成功進(jìn)行高性能硅芯片器件產(chǎn)品的開發(fā),這些新設(shè)計(jì)為帶來Juniper公司MX-3D平臺(tái)Junos® Trio芯片組的一部分。Avago為提供通信、工業(yè)和消費(fèi)性等應(yīng)用模擬接口元器件之全球領(lǐng)導(dǎo)廠商。   每個(gè)器件都擁有接近100個(gè)SerDes串行/解串器通道,并且可以推動(dòng)松散背板通道和多重背板連接器,除了展現(xiàn)出同級(jí)產(chǎn)品最
  • 關(guān)鍵字: Avago  硅芯片  IP  

嵌入式TCP/IP技術(shù)在恒溫振蕩器中的應(yīng)用

  • 嵌入式TCP/IP技術(shù)在恒溫振蕩器中的應(yīng)用,介紹了一種基于嵌入式TCP/IP技術(shù)的恒溫振蕩器的數(shù)據(jù)傳輸系統(tǒng),使TCP/IP技術(shù)應(yīng)用于恒溫振蕩器的設(shè)計(jì),實(shí)現(xiàn)遠(yuǎn)程監(jiān)控的功能。給出了恒溫振蕩器溫度和速度控制等關(guān)鍵技術(shù)的實(shí)現(xiàn)方法。
  • 關(guān)鍵字: 振蕩器  應(yīng)用  恒溫  技術(shù)  TCP/IP  嵌入式  轉(zhuǎn)換器  

賽靈思與ARM公司共同宣布合作開發(fā)計(jì)劃

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司與ARM公司宣布正式開展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell library)和嵌入式存儲(chǔ)器,為未來的可編程平臺(tái)提供支持。此外,兩家公司還共同對(duì)下一代ARM® AMBA®互聯(lián)技術(shù)進(jìn)行定義,以增強(qiáng)并優(yōu)化FPGA架構(gòu)。   兩大公司的合作, 意味著賽靈思致力于采用全線ARM技術(shù),并充分利用ARM處理器的巨大優(yōu)勢(shì)為客戶和生態(tài)系統(tǒng)開發(fā)人員提
  • 關(guān)鍵字: Xilinx  FPGA  Cortex  IP  
共853條 39/57 |‹ « 37 38 39 40 41 42 43 44 45 46 » ›|

tcp-ip介紹

您好,目前還沒有人創(chuàng)建詞條tcp-ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)tcp-ip的理解,并與今后在此搜索tcp-ip的朋友們分享。    創(chuàng)建詞條

熱門主題

TCP-IP    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473