首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> vera cpu

STM32L0定位于STM32L1和STM8L的中間市場(chǎng)

  •   在STM32L0發(fā)布之前,意法半導(dǎo)體在超低功耗微控制器領(lǐng)域已有兩款型號(hào),分別是8位的STM8L和STM32L1,他們都采用了意法半導(dǎo)體全新超低功耗技術(shù)平臺(tái),新平臺(tái)進(jìn)行了深度優(yōu)化,邏輯功能采用超低漏電流晶體管,模擬功能采用低壓晶體管,同時(shí)選用創(chuàng)新的低功耗嵌入式存儲(chǔ)器、新的低壓低功耗標(biāo)準(zhǔn)外設(shè)和創(chuàng)新的電源管理架構(gòu)。這些改進(jìn)技術(shù)合在一起可大幅降低動(dòng)態(tài)和靜態(tài)功耗,讓未來(lái)的微控制器比目前市場(chǎng)上低功耗產(chǎn)品的性能功率比更大幅進(jìn)步?! ?jù)意法半導(dǎo)體STM32超低功耗系列微控制器市場(chǎng)經(jīng)理HAKIM JAAFAR先生介紹,
  • 關(guān)鍵字: STM32L0  意法  CPU  

中國(guó)IC設(shè)計(jì)業(yè)起底:發(fā)展現(xiàn)狀及熱點(diǎn)趨勢(shì)

  •   在2013年,工藝28納米(含32和28納米)的芯片流片在數(shù)量上突破了500家,28納米成為了當(dāng)前數(shù)字芯片的主流工藝。下一代的工藝進(jìn)展如何?20納米和14納米哪個(gè)會(huì)更適合?筆者最近采訪了SynopsysChairman&co-CEOAartdeGeubs博士,他的專業(yè)見解值得中國(guó)半導(dǎo)體產(chǎn)業(yè)業(yè)者細(xì)細(xì)體會(huì)。   您認(rèn)為現(xiàn)在IC設(shè)計(jì)和產(chǎn)業(yè)的趨勢(shì)是什么?   我們通過(guò)自己的工具和IP與業(yè)界領(lǐng)先的半導(dǎo)體公司都在互動(dòng),在此我很樂(lè)意一些我IC設(shè)計(jì)的關(guān)鍵趨勢(shì)的看法。趨勢(shì)之一就是,在芯片發(fā)展上,摩爾
  • 關(guān)鍵字: IC設(shè)計(jì)  CPU  

可編程混合信號(hào)IC是藍(lán)海,Silego銷量突破十億個(gè)

  •   2014年4月,Silego宣布其Configurable?Mixed-signal?ICs(可編程混合信號(hào)IC,CMIC)銷量已突破10億單位,包括GreenCLK,GreenFET和GreenPAK三大系列。值得注意的是,該公司2009年才開始投入此市場(chǎng)。CMIC為何橫掃市場(chǎng)?  Silego公司2001年成立于美國(guó)硅谷圣克拉拉。有超過(guò)200種產(chǎn)品,2009年開始推出CMIC?! MIC把分立模擬器件和現(xiàn)場(chǎng)可編程邏輯器件(FPGA)的部分優(yōu)勢(shì)綜合起來(lái)市場(chǎng)估計(jì)為30億美元。CM
  • 關(guān)鍵字: Silego  CMIC  FPGA  CPU  

僅5.9mm厚度 華為P7將采用海思八核CPU

  • 中國(guó)廠商加入“核戰(zhàn)”。華為P7將采用海思八核CPU,其它性能怎么樣?我們來(lái)了解一下......
  • 關(guān)鍵字: 海思  八核  CPU  

集成電路:基金已成助推器

  • 硅谷的成功簡(jiǎn)單說(shuō)來(lái)就是技術(shù)與資本良好結(jié)合的產(chǎn)物。政策扶持的力量是有限的,集成電路產(chǎn)業(yè)要發(fā)展,更重要的是依靠市場(chǎng)的力量。
  • 關(guān)鍵字: 集成電路  CPU  

如何通過(guò)SDS2000的高波形捕獲率觀察偶發(fā)信號(hào)

  •   前言:在購(gòu)買數(shù)字存儲(chǔ)示波器(DSO)時(shí),人們往往將關(guān)注的重點(diǎn)放在帶寬、采樣率、存儲(chǔ)深度和通道數(shù)上,但有一項(xiàng)性能卻常常被忽略,這就是示波器的波形捕獲率。波形捕獲率也就是波形刷新率,是示波器的重要參數(shù)之一。  在了解波形捕獲率之前,首先我們需要了解數(shù)字示波器的結(jié)構(gòu):  傳統(tǒng)的數(shù)字存儲(chǔ)示波器中,波形數(shù)據(jù)處理,顯示都在CPU中完成,CPU成為整個(gè)數(shù)據(jù)采集,處理,顯示的瓶頸。每?jī)蓭g需要有大段的時(shí)間等待CPU完成前一幀的處理,才能啟動(dòng)下一幀的采集。參照?qǐng)D2,兩個(gè)采集幀之間這段時(shí)間叫做示波器采集的死區(qū)時(shí)間。傳統(tǒng)
  • 關(guān)鍵字: SDS2000  DSO  CPU  

ARM+Linux下看門狗應(yīng)用

  • 筆者在設(shè)計(jì)ARM+Linux的產(chǎn)品中,使用了看門狗ADM706。這款I(lǐng)C的定時(shí)間隔為1.6s。由于使用ARM9的內(nèi)核,操作系統(tǒng)為L(zhǎng)inux。整個(gè)系統(tǒng)完全啟動(dòng)時(shí)間較長(zhǎng),超出了看門狗的喂狗時(shí)間門限。因此在CPU能完全啟動(dòng)開始喂狗前,看門狗又給出了復(fù)位信號(hào),導(dǎo)致CPU重啟。由于成本的原因,此款看門狗IC的定時(shí)復(fù)位間隔時(shí)間已經(jīng)定死,不能由CPU設(shè)置。我們無(wú)法通過(guò)更改看門狗的
  • 關(guān)鍵字: ARM  Linux  看門狗  CPU  

Synopsys推出業(yè)界最快的仿真系統(tǒng)

  •   亮點(diǎn):  ·?高性能仿真系統(tǒng)——將過(guò)去數(shù)以天計(jì)系統(tǒng)級(jí)測(cè)試時(shí)間縮短為數(shù)小時(shí)  ·?帶有完整信號(hào)可視性和集成Verdi3??系統(tǒng)的綜合調(diào)試功能  ·?先進(jìn)的使用模式,包括電源管理驗(yàn)證以及帶有虛擬原型技術(shù)的混合仿真,支持架構(gòu)優(yōu)化和軟件開發(fā)  ·?可降低總體擁有成本的先進(jìn)架構(gòu)  ·?最高的容量——可擴(kuò)展至三十億門  為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司日前宣布:推出業(yè)界最快的仿真系統(tǒng)ZeBu?&nb
  • 關(guān)鍵字: Synopsys  SoC  ZeBu  CPU  

從4004到core i7:處理器的進(jìn)化史(3)-4-第一次加速

  • 前面有位童鞋表示對(duì)POWER很感興趣,在這里現(xiàn)在不講,只貼一張7的die photo,上面已經(jīng)透露了很多有用的信息了
  • 關(guān)鍵字: POWER  處理器  CPU  寄存器  pipeline  

從4004到core i7:處理器的進(jìn)化史 (3)-3-真正的CPU

  • 上一個(gè)帖子中我把4004作為所有后續(xù)的性能越來(lái)越高的處理器的鼻祖。在這個(gè)貼之中我們來(lái)討論CPU進(jìn)化史中的第一個(gè)里程碑:80286處理器。
  • 關(guān)鍵字: CPU  處理器  晶體管  intel  address  

從4004到core i7:處理器的進(jìn)化史 (3)-2-黑箱內(nèi)部

  • 上個(gè)帖子中我們已經(jīng)大概明白一個(gè)處理器里面都有些什么了。在這個(gè)帖子中我們把處理器這個(gè)黑箱徹底打開。先來(lái)看看4004,這可是我們優(yōu)化的起點(diǎn):
  • 關(guān)鍵字: 處理器  控制器  CPU  譯碼器  寄存器  

從4004到core i7:處理器的進(jìn)化史 (3)-1—萬(wàn)事開頭難

從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-5

  • 前面我說(shuō)過(guò),要順帶介紹一下除了CMOS之外的邏輯電路。所以下面我們看一看都有哪些選擇,以及各自的利弊吧。
  • 關(guān)鍵字: CMOS  PMOS  傳輸門  NMOS  CPU  

從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-4

  • 上一帖我們說(shuō)到了IC的性能取決于R與C的乘積。看到留言后我發(fā)現(xiàn)還必須補(bǔ)充一個(gè)遺漏的事實(shí):當(dāng)器件的尺寸變得越來(lái)越小,連線在IC中越來(lái)越成為一個(gè)瓶頸。這是由于一個(gè)非常簡(jiǎn)單的原因:連線相對(duì)于器件的尺寸來(lái)說(shuō)越來(lái)越長(zhǎng)了。
  • 關(guān)鍵字: EDA  CMOS  CPU  反相器  PMOS  

從4004到core i7——處理器的進(jìn)化史-CPU構(gòu)成零件-3

  • 從上面的帖子中我們看到了CMOS工藝下的反相器。如果用一張圖總結(jié)一下這種設(shè)計(jì)模式就是下面的這張圖
  • 關(guān)鍵字: CMOS  PUN  VDD  電路  CPU  
共1168條 36/78 |‹ « 34 35 36 37 38 39 40 41 42 43 » ›|

vera cpu介紹

您好,目前還沒(méi)有人創(chuàng)建詞條vera cpu!
歡迎您創(chuàng)建該詞條,闡述對(duì)vera cpu的理解,并與今后在此搜索vera cpu的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473