xilinx fpga 文章 進入xilinx fpga技術(shù)社區(qū)
XtremeData發(fā)售基于Altera Stratix III FPGA的Intel FSB模塊
- Altera公司宣布,開始提供基于FPGA/Intel? Xeon?處理器的前端總線(FSB)模塊。采用了多片Altera? Stratix? III FPGA,并且使用Intel QuickAssist技術(shù),XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz協(xié)處理解決方案。 ? XD2000i系列在目前市場上最小封裝中提供密度最大的Stratix III FPGA。模塊使用三片F(xiàn)PGA,一片用于基于Inte
- 關(guān)鍵字: FPGA XtremeData Intel FSB
基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計與實現(xiàn)
- 基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設(shè)計原理與實現(xiàn)方法。重點介紹了邏輯分析儀的觸發(fā)方式設(shè)計以及利用CP2102芯片構(gòu)建USB接口、實現(xiàn)系統(tǒng)與PC通信的方法。 關(guān)鍵詞:虛擬邏輯分析儀;FPGA;觸發(fā)設(shè)計;USB2.0;CP2102 引言 傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面
- 關(guān)鍵字: FPGA USB2.0 虛擬邏輯分析儀 數(shù)據(jù)采集 Altera
基于短時能量和短時過零率的VAD算法及其FPGA實現(xiàn)
- 語音激活檢測VAD(Voice Activity Detection)是一種通過特定的判決準則判斷語音中出現(xiàn)的停頓和靜默間隔,檢測出有效語音部分的技術(shù)。運用這種技術(shù)可以在確保語音質(zhì)量的前提下,對不同類別的語音段采用不同的比特數(shù)進行編碼,從而降低語音的編碼速率。由于在雙工移動通信系統(tǒng)中,一方只有35%的時間處于激活狀態(tài)[1],如何降低靜音期的編碼速率對于減少傳輸帶寬、功率以及容量具有積極的作用,因此VAD技術(shù)在語音通信領(lǐng)域具有重要的使用價值。隨著適合于變比特率語音編碼的CDMA和PRMA等多址技術(shù)的出現(xiàn)
- 關(guān)鍵字: FPGA VAD 短時能量 短時過零率 FIFO 濾波器
Xilinx為低功耗Intel車載信息娛樂參考設(shè)計增加靈活的連接功能
- 賽靈思公司(Xilinx, Inc.)宣布推出一款集成了賽靈思汽車(XA)現(xiàn)場可編程門陣列(FPGA)和知識產(chǎn)權(quán)(IP)的解決方案。這一集成解決方案包括在針對汽車音響本體(head unit)應(yīng)用的低功耗Intel車載信息娛樂(IVI)參考設(shè)計中。該參考設(shè)計結(jié)合了XA解決方案與Intel® Atom™ 處理器,為系統(tǒng)開發(fā)人員在開發(fā)開放式汽車信息娛樂平臺時提供了更高級別的性能、可擴展能力和靈活性。 與消費者在家庭和辦公室中的需求一樣,車載數(shù)字信息訪問和娛樂應(yīng)用的需求也在不斷增長
- 關(guān)鍵字: Xilinx 低功耗 Intel 車載信息娛樂 FPGA
FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案
- FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案,隨著FPGA制造工藝尺寸持續(xù)縮小、設(shè)計配置更加靈活,以及采用FPGA的系統(tǒng)的不斷發(fā)展,原來只采用微處理器和ASIC的應(yīng)用現(xiàn)在也可以用FPGA來實現(xiàn)了。最近FPGA供應(yīng)商推出的新型可編程器件進一步縮小了FPGA和ASIC之間的性能差別。盡管這類器件的可配置性對設(shè)計工程師很有吸引力,但使用這些器件所涉及的復(fù)雜設(shè)計規(guī)則和接口協(xié)議,要求設(shè)計工程師經(jīng)過全面的培訓(xùn),并需要進行參考設(shè)計評估、設(shè)計仿真和驗證工作。另一方面,F(xiàn)PGA應(yīng)用中非常復(fù)雜的模擬設(shè)計,例如用于內(nèi)核
- 關(guān)鍵字: DC/DC 穩(wěn)壓器 解決方案 最新 要求 系統(tǒng) 供電 FPGA
高效FPGA乘法器在無線基站中的使用
- 基于WiMax及其派生標準的新興寬帶無線協(xié)議需要越來越高的吞吐量和數(shù)據(jù)速率。這些協(xié)議提出的快速芯片速率和數(shù)字射頻處理可以在使用FPGA方案的硬件上得到最佳的實現(xiàn)。 FPGA非常適合作為高性能、高性價比的解決方案來實現(xiàn)這些物理層協(xié)議中的數(shù)字功能,因為它們包括以下豐富的資源: 1.DSP模塊,可以用來實現(xiàn)各種FIR濾波和FFT/IFFT操作所要求的乘法器和加法器/累加器功能; 2. SERDES收發(fā)器,可以支持無線前端與基帶數(shù)字板之間的CPRI和OBSAI接口; 3. 重要的FPG
- 關(guān)鍵字: FPGA 乘法器 無線 基站 WiMax DSP IP核
基于Modelsim FLI接口的FPGA仿真技術(shù)
- 1、Modelsim 及 FLI接口介紹 Modelsim是 Model Technology(Mentor Graphics的子公司)的 HDL 硬件描述語言仿真軟件,可以實現(xiàn) VHDL, Verilog,以及 VHDL-Verilog 混合設(shè)計的仿真。除此之外,Modelsim還能夠與 C 語言一起實現(xiàn)對 HDL 設(shè)計文件的協(xié)同仿真。同時,相對于大多數(shù)的 HDL 仿真軟件來說,Modelsim 在仿真速度上也有明顯優(yōu)勢。這些特點使 Modelsim 越來越受到 EDA設(shè)計者、尤其是 FPGA
- 關(guān)鍵字: FPGA 仿真 Modelsim FLI VHDL
用FPGA實現(xiàn)低成本實時深度感知
- 引言 對于自主機器人導(dǎo)航和其它機器視覺應(yīng)用來說,實時深度感知是很關(guān)鍵的。目前通過立體圖像來計算深度的算法計算量很大,例如差異測繪,要占用CPU大量的時間,或者需要用昂貴的器件進行實時操作。 針對立體攝像的深度感知,F(xiàn)PGA解決方案能使處理器的時間得到緩解,減少或除去器件的成本,例如MPU、DSP、激光器和昂貴的鏡頭。通過提供給機器人其環(huán)境中 的差異測繪,F(xiàn)PGA使機器人中的CPU專注于重要的高層任務(wù),例如建圖和定位。 差異測繪 加深度感知到機器人的常用技術(shù)是用兩個水平放置的
- 關(guān)鍵字: 機器視覺 FPGA 深度感知 嵌入式 DSP 200806
一種新型高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)
- 介紹了一種基于USB2.0接口的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計。該采集系統(tǒng)能夠?qū)⒗走_接收機送來的信號進行高速的采集,然后通過USB接口,將采集到的數(shù)據(jù)送到計算機,經(jīng)由上層軟件對數(shù)據(jù)進行處理分析。
- 關(guān)鍵字: USB2.0 FPGA 高速數(shù)據(jù)采集 雷達接收機 200806
基于SOPC技術(shù)的醫(yī)用呼吸機主控系統(tǒng)設(shè)計
- 摘要: 以Altera公司FPGA芯片為平臺,利用SOPC技術(shù)和Nios II處理器設(shè)計并實現(xiàn)了醫(yī)用呼吸機的主控系統(tǒng)。 關(guān)鍵詞: 呼吸機;SOPC;Nios II軟核處理器;壓力補償 呼吸機是可以代替人的呼吸功能或輔助人的呼吸功能的儀器。它適用于呼吸衰竭、甚至停止呼吸的病人做人工呼吸之用。它能幫助病人糾正缺氧和排出二氧化碳,是挽救某些危重病人生命的重要工具。 現(xiàn)有的呼吸機產(chǎn)品,其主控系統(tǒng)大多基于單片機來實現(xiàn),對于功能強一些的產(chǎn)品就需要使用高端單片機,這樣使得系
- 關(guān)鍵字: SOPC Nios II FPGA 呼吸機 壓力補償 200806
FPGA+DSP實時三維圖像信息處理系統(tǒng)
- 三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點和難點,目前國內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預(yù)處理、重建、構(gòu)型等囊括底層和高層的處理工作。三維圖像處理數(shù)據(jù)量特別大、運算復(fù)雜,單純依靠通用PC很難達到實時性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用。 本系統(tǒng)中,采用FPGA實現(xiàn)底層的信號預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對比較簡單,可同時兼顧速度和靈活性。高層處理算法數(shù)據(jù)量較少、算法結(jié)構(gòu)復(fù)雜,可采用運算速度快、尋址方式靈活、通信機制強大的
- 關(guān)鍵字: FPGA DSP 三維圖像信息處理 EVIP PCI
利用Virtex-5 FPGA實現(xiàn)最低功耗解決方案
- 過渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來的優(yōu)勢:低成本、高性能和更強的邏輯能力。盡管這些優(yōu)勢能夠為高級系統(tǒng)設(shè)計帶來激動人心的機會,但65納米工藝節(jié)點本身也帶來了新的挑戰(zhàn)。例如,在為產(chǎn)品選擇FPGA時,功耗的考慮變得越來越重要。很可能下一代設(shè)計會需要在功耗預(yù)算不變(或更小)的情況下,集成更多的特性和實現(xiàn)更高的性能。 本文將分析功耗降低所帶來的益處,還將介紹Virtex-5器件中所采用的多種技術(shù)和結(jié)構(gòu)上的革新,它們能提供功耗最低的解決方案,并且不犧牲性能。 降低功耗的好處
- 關(guān)鍵字: FPGA 低功耗 Virtex-5 靜態(tài)功耗 動態(tài)功耗
飛思卡爾推出世界首款軟ColdFire32位內(nèi)核FPGA
- 2008年6月9日,為了滿足高度定制化半導(dǎo)體解決方案的市場需求,飛思卡爾在Altera Cyclone III系列FPGA上推出32位V1 ColdFire內(nèi)核的首款現(xiàn)場可編程柵格陣列(FPGA)。半導(dǎo)體知識產(chǎn)權(quán)(IP)許可專家IPextreme公司將通過其在線Core Store™市場免費為Cyclone III客戶提供V1內(nèi)核許可。 V1 ColdFire內(nèi)核許可為那些不能通過標準嵌入式處理器和片上系統(tǒng)(SOC)器件解決其設(shè)計問題的工程師提供一款靈活、經(jīng)濟高效的解決方案。
- 關(guān)鍵字: 飛思卡爾 FPGA 內(nèi)核 Cyclone
為什么嵌入式開發(fā)人員要使用FPGA
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: FPGA 嵌入式系統(tǒng)
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473