xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
賽靈思宣布SPARTAN-3A I/O優(yōu)化FPGA全線產(chǎn)品實現(xiàn)量產(chǎn)
- 賽靈思公司(Xilinx, Inc. )今天宣布90nm I/O優(yōu)化的Spartan™-3A平臺全線產(chǎn)品實現(xiàn)量產(chǎn)。這些產(chǎn)品包括Spartan-3A平臺的全部五款器件:XC3S50A、XC3S200A、XC3S400A、XC3S700A和XC3S1400A。 隨著產(chǎn)品架構(gòu)的不斷演進(jìn)和成本的迅速降低,賽靈思Spartan系列FPGA自從1998年推出以來,應(yīng)用范圍不斷擴(kuò)展,目前已經(jīng)成為全球消費電子和汽車應(yīng)用設(shè)計人員的首選器件平臺。其主要應(yīng)用包括數(shù)字顯示、手機(jī)、PDA、汽車后座娛樂系統(tǒng)和
- 關(guān)鍵字: FPGA SPARTAN-3A 單片機(jī) 嵌入式系統(tǒng) 賽靈思
采用靈活的汽車FPGA來提高片上系統(tǒng)級集成和降低物料成本
- 汽車制造商們堅持不懈地改進(jìn)車內(nèi)舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內(nèi)數(shù)字技術(shù)的應(yīng)用。然而,汽車業(yè)較長的開發(fā)周期卻很難跟上最新技術(shù)的發(fā)展,尤其是一直處于不斷變化中的車內(nèi)聯(lián)網(wǎng)規(guī)范,以及那些來自消費市場的快速興起和消失的技術(shù),從而造成了較高的工程設(shè)計成本和大量過時。向這些組合因素中增加低成本目標(biāo)、擴(kuò)展溫度范圍、高可靠性與質(zhì)量目標(biāo)和有限的物理板空間,以及汽車設(shè)計中存在的挑戰(zhàn),最多使人進(jìn)一步感到沮喪。可編程邏輯器件 (PLD),如現(xiàn)場可編程門陣列 (FPGA)
- 關(guān)鍵字: CPLD FPGA 單片機(jī) 汽車電子 嵌入式系統(tǒng) 汽車電子
Actel推出業(yè)界最低功耗的FPGA系列——IGLOO
- Actel 公司宣布推出業(yè)界最低功耗的現(xiàn)場可編程門陣列 (FPGA) -- IGLOO™ 系列。這個以 Flash 為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競爭產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比較,更可延長便攜式應(yīng)用的電池壽命達(dá)5倍,因而奠定了低功耗的新標(biāo)準(zhǔn)。 由于便攜式產(chǎn)品的生命周期短及市場競爭激烈,設(shè)計人員必需不斷增加新的功能和復(fù)雜性,但卻不能耗用更多的電池能量。這個需求使到可重編程及全功能的Actel IGLOO 方案別具吸引力,足以取代ASIC和 C
- 關(guān)鍵字: Actel FPGA 單片機(jī) 嵌入式系統(tǒng)
基于 FPGA 的 MPEG-4 編解碼器
- 您是否曾想在您的FPGA設(shè)計中使用先進(jìn)的視頻壓縮技術(shù),卻發(fā)現(xiàn)實現(xiàn)起來太過復(fù)雜?現(xiàn)在您無需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。 視頻和多媒體系統(tǒng)正變得日益復(fù)雜,因此能否獲得適用于您的系統(tǒng)的低成本的可靠 IP 核對您的產(chǎn)品上市極為關(guān)鍵。特別是,視頻壓縮算法與標(biāo)準(zhǔn)已變成極為復(fù)雜的電路,需要花費很長時間來設(shè)計,并且常常成為系統(tǒng)測試和發(fā)貨的瓶頸。這些 MPEG-4 簡易 (simple profile) 編碼器/解碼器核也許正好
- 關(guān)鍵字: FPGA MPEG-4 編解碼器 單片機(jī) 嵌入式系統(tǒng)
Altera推出低成本Arria GX FPGA系列
- Altera公司(NASDAQ: ALTR)今天宣布推出低成本Arria™ GX系列,繼續(xù)擴(kuò)大了公司在收發(fā)器FPGA市場上的領(lǐng)先優(yōu)勢。Arria GX FPGA經(jīng)過優(yōu)化,支持速率高達(dá)2.5Gbps的PCI Express (PCIe)、千兆以太網(wǎng)(GbE)和Serial RapidIO™ (SRIO)標(biāo)準(zhǔn);這些標(biāo)準(zhǔn)迅速成為很多市場和應(yīng)用領(lǐng)域的主流協(xié)議。Arria GX系列的特性包括成熟的Str
- 關(guān)鍵字: Altera Arria FPGA GX 單片機(jī) 嵌入式系統(tǒng)
亞科鴻禹發(fā)布新版FPGA原型驗證板StarFire6S-DARM
- 亞科鴻禹科技有限公司(HyperSilicon)于近日在北京推出了名為StarFire6S-DARM的系列新型FPGA原型驗證系統(tǒng)。該公司原有的StarFire5S-V系列主要針對各類視音頻SOC的設(shè)計驗證,被國內(nèi)設(shè)計公司廣泛采用累計達(dá)20多套。這款新的StarFire6S-DARM系列繼承了StarFire5S-V系列的大部分優(yōu)點,在容量、靈活性和性能指標(biāo)方面有了進(jìn)一步提高,同時支持采用各類型ARMTM處理器的SOC驗證,從而適應(yīng)更廣泛的SOC/ASIC/IP/FPGA的原型驗證和算法實現(xiàn)的要求。
- 關(guān)鍵字: FPGA StarFire6S-DARM 單片機(jī) 嵌入式系統(tǒng) 亞科鴻禹
基于CPCI總線架構(gòu)設(shè)計的實時圖像信號處理平臺
- 摘要: 本文主要介紹了基于CPCI 總線設(shè)計的實時信號處理業(yè)務(wù)所需的一種專用設(shè)備平臺。關(guān)鍵詞: CPCI BUS;平臺;實時信號處理;DSP+FPGA 系統(tǒng)設(shè)計DSP+FPGA混用設(shè)計為了提高算法效率,實時處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計的。業(yè)務(wù)板以FPGA為處理核心,實現(xiàn)數(shù)字視頻信號的實時圖像處理,DSP實現(xiàn)了部分的圖像處理算法和FPGA的控制邏輯,并響應(yīng)中斷,實現(xiàn)數(shù)據(jù)通信和存儲實時信號。首先,本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運算速度高、尋址靈
- 關(guān)鍵字: 0704_A BUS CPCI DSP+FPGA 單片機(jī) 平臺 嵌入式系統(tǒng) 實時信號處理 雜志_設(shè)計天地
FPGA與DS18B20型溫度傳感器通信的實現(xiàn)
- DS18B20是DALLAS公司生產(chǎn)的一線式數(shù)字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測量范圍為-55℃~+125℃,可編程為9位~12位A/D轉(zhuǎn)換精度,測溫分辨率可達(dá)0.0625℃,被測溫度用符號擴(kuò)展的16位數(shù)字量方式串行輸出。 一線式(1-WIRE)串行總線是利用1條信號線就可以與總線上若干器件進(jìn)行通信。具體應(yīng)用中可以利用微處理器的I/O端口對DS18B20直接進(jìn)行通信,也可以通過現(xiàn)場可編程門陣列(FPGA)等可編程邏輯器件(PLD)實現(xiàn)對1-WIRE器件的通信。
- 關(guān)鍵字: DS18B20 FPGA 傳感器 單片機(jī) 嵌入式系統(tǒng)
基于IP核的FPGA設(shè)計方法
- 前 言 幾年前設(shè)計專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現(xiàn), 系統(tǒng)制造公司的設(shè)計人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設(shè)計能力跟不上制造能力的矛盾也日益突出?,F(xiàn)在設(shè)計人員已不必全部用邏輯門去設(shè)計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設(shè)計,ASIC 設(shè)計人員可以應(yīng)用等
- 關(guān)鍵字: ASIC CPLD FPGA IP 單片機(jī) 嵌入式系統(tǒng)
基于并行流水線結(jié)構(gòu)的可重配FIR濾波器的FPGA實現(xiàn)
- 1 并行流水結(jié)構(gòu)FIR的原理 在用FPGA或?qū)S眉呻娐穼崿F(xiàn)數(shù)字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應(yīng)用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數(shù)可能會顯著增加,有時可能會多達(dá)幾百階。因此,有必要在性能和實現(xiàn)復(fù)雜性之間做出選擇,也就是選擇不同的濾波器實現(xiàn)結(jié)構(gòu)。這里運用并行流水線結(jié)構(gòu)來實現(xiàn)速度和硬件面積之間的互換和折衷。 在關(guān)鍵路徑插入寄存器的流水線結(jié)構(gòu)是提高系統(tǒng)吞吐率的一項強(qiáng)大的實現(xiàn)技術(shù),并且不需要大量重復(fù)設(shè)置硬件。流水線的類型主要分為兩種:算術(shù)流水線和指令流水線
- 關(guān)鍵字: FIR濾波器 FPGA 并行流水線 單片機(jī) 可重配 嵌入式系統(tǒng)
FPGA設(shè)計的驗證技術(shù)及應(yīng)用原則
- FPGA設(shè)計和驗證工程師當(dāng)今面臨的最大挑戰(zhàn)之一是時間和資源制約。隨著FPGA在速度、密度和復(fù)雜性方面的增加,完成一個完整時序驗證對人力和計算機(jī)處理器、存儲器提出了更多更高的要求。 隨著FPGA器件體積和復(fù)雜性的不斷增加,設(shè)計工程師越來越需要有效的驗證方。時序仿真可以是一種能發(fā)現(xiàn)最多問題的驗證方法,但對許多設(shè)計來說,它常常是最困難和費時的方法之一。過去,采用標(biāo)準(zhǔn)臺式計算機(jī)的時序仿真是以小時或分鐘計算的,但現(xiàn)在對某些項目來說,在要求采用高性能64位服務(wù)器的情況下,其測試時間卻要幾天甚至幾周。這樣,這種
- 關(guān)鍵字: FPGA 驗證
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473