博客專欄

EEPW首頁 > 博客 > 封測(cè)廠商:先進(jìn)封裝挑戰(zhàn)越來越大

封測(cè)廠商:先進(jìn)封裝挑戰(zhàn)越來越大

發(fā)布人:旺材芯片 時(shí)間:2022-10-18 來源:工程師 發(fā)布文章

來源:半導(dǎo)體芯聞


隨著芯片和封裝尺寸的縮小,先進(jìn)的封裝挑戰(zhàn)也越來越大。凸塊(Bumps)是許多高級(jí)封裝中的關(guān)鍵組件,但在納米級(jí)確保所有這些凸塊高度一致是一項(xiàng)日益嚴(yán)峻的挑戰(zhàn)。


如果沒有共面性(co-planarity,),表面可能無法正確粘附。如果在封裝中沒有發(fā)現(xiàn)問題,這可能會(huì)降低產(chǎn)量,或者會(huì)導(dǎo)致現(xiàn)場(chǎng)出現(xiàn)可靠性問題。識(shí)別這些問題需要各種工藝步驟,包括各種類型的檢查和計(jì)量,并且凸塊越密集和越小,這些工藝就變得越密集和耗時(shí)。


“隨著裸片內(nèi)的 I/O 間距不斷減小,每個(gè)裸片所需的凸塊數(shù)量會(huì)增加。此外,凸塊尺寸還在繼續(xù)減小,” Amkor晶圓服務(wù)副總裁 Doug Scott 說?!霸谀承┣闆r下,每個(gè)芯片可能有超過 5,000 個(gè)凸點(diǎn)。這要求每個(gè)凸塊具有相同的尺寸和形狀,以確保下游正確組裝。一個(gè)缺失的凸塊或畸形的凸塊將導(dǎo)致組裝失敗和產(chǎn)量損失?!?/p>


還有其他挑戰(zhàn),特別是當(dāng)這些封裝中包含的芯片變得更加異構(gòu)時(shí)。Amkor 高級(jí)封裝開發(fā)和集成副總裁 Mike Kelly 表示:“新節(jié)點(diǎn)的總功率通常仍在上升,這促使客戶采用混合凸塊間距和凸塊直徑進(jìn)行芯片設(shè)計(jì)?!?nbsp;“這需要更高端的電鍍工具和通常更慢的電鍍時(shí)間,并且有動(dòng)力將成本影響降至最低。我們的客戶最關(guān)心的是總電流,這主要是一個(gè)電遷移問題,但它也是將電流更精細(xì)的網(wǎng)格輸送到新的硅節(jié)點(diǎn)——尤其是 3nm,但也從 5nm 開始。這意味著在更細(xì)的間距上有更多的凸塊,當(dāng)凸塊間距和凸塊直徑在芯片上發(fā)生變化時(shí),可能會(huì)面臨更多的電鍍挑戰(zhàn)?!?/p>


?  +

+

結(jié)構(gòu)


凸塊是簡(jiǎn)單的焊球,直徑通常在 75μm 到 200μm 之間。它們可以通過電鍍或直接放置形成?!斑@兩種工藝都得到了很好的理解,得到了很好的優(yōu)化,并且在大批量制造中取得了成功,”斯科特說?!耙部梢允褂媒z網(wǎng)印刷制作焊點(diǎn),但存在良率/焊料空洞問題。凸塊芯片和基板/末端 PCB 之間的適當(dāng)設(shè)計(jì)可以顯著減少故障點(diǎn)?!?/p>


凸塊是在倒裝芯片工藝中植入 IC 上的——從技術(shù)上講,是受控崩潰芯片連接或 C4。一旦在晶片上制造了芯片,就會(huì)在其頂部放置一個(gè)金屬化焊盤并連接凸塊。然后,將芯片切塊并翻轉(zhuǎn)過來。


圖片

圖 1:凸塊工藝必須控制的參數(shù)包括高度、共面性、位置、尺寸和形狀。

資料來源:CyberOptics


理想情況下,凸塊與其他組件上的連接器完美對(duì)齊。這是經(jīng)常發(fā)生問題的地方,要么是由于凸塊本身的缺陷,要么是由于基板翹曲導(dǎo)致凸塊無法正確對(duì)齊。


“小芯片之間的互連依賴于焊料厚度小于 10 微米的微凸塊,” Ansys半導(dǎo)體部門產(chǎn)品營(yíng)銷總監(jiān) Marc Swinnen 說。“微凸塊的焊料量大約比傳統(tǒng)的倒裝芯片接頭小兩個(gè)數(shù)量級(jí)。這意味著即使插入基板的輕微彎曲或翹曲也會(huì)帶來重大的可靠性風(fēng)險(xiǎn)。此外,這些微凸塊被要求共同承載數(shù)百瓦的功率。任何局部過熱都可能導(dǎo)致這些微小結(jié)構(gòu)的熱失效?!?/p>


“您有各種各樣的材料、不同的基材,而且它們都有不同的熱膨脹系數(shù),”布魯克納米表面與計(jì)量公司應(yīng)用和產(chǎn)品管理總監(jiān) Frank Chen 說 ?!爱?dāng)你有這些不匹配時(shí),有些東西會(huì)比其他東西冷卻得更快,你會(huì)得到很多無法完全消除的翹曲和應(yīng)力。現(xiàn)實(shí)情況是,很難獲得平坦的表面?!?/p>


在許多情況下,這種翹曲非常小,甚至需要特殊設(shè)備才能檢測(cè)到。


“真正挑戰(zhàn)人們的是三種主要類型的凹凸缺陷——橋接、非濕和空洞,”Chen 說?!暗泊嬖谟?jì)量類型的問題,例如芯片放置錯(cuò)誤,包括芯片移位和旋轉(zhuǎn)。與芯片貼裝相關(guān)的另一個(gè)問題是壓力。典型的過程是施加壓力和熱量來連接芯片,但由于壓力或熱量分布不均勻,您可能會(huì)出現(xiàn)一些傾斜或翹曲。”


空隙會(huì)使焊接連接界面看起來像瑞士奶酪,是熱和電源問題的根源。Palomar Technologies 的應(yīng)用工程師 Anders Schmidt 說:“眾所周知,空隙是非常差的熱導(dǎo)體,會(huì)干擾熱量從組件中傳遞出去。” “由于組件不能很好地散熱,其載流能力下降,導(dǎo)致功率利用效率低下?!?/p>


圖片

圖 2:Swiss-cheese般的空隙會(huì)導(dǎo)致許多問題,包括導(dǎo)熱性差。

資料來源:Palomar Technologies


最壞的情況是,空隙會(huì)導(dǎo)致芯片開裂。根據(jù) Palomar 的說法,解決方案是使用共晶鍵合,其中熔點(diǎn)低于每種單獨(dú)材料的熔點(diǎn)。這可以使用中間金屬層來實(shí)現(xiàn)?!霸阪I合過程中,但在設(shè)備運(yùn)行期間,熔點(diǎn)非常低,這是共晶鍵合的關(guān)鍵屬性之一,”施密特說。


因?yàn)楹噶贤裹c(diǎn)是金屬,它們也有助于散熱。“可靠的焊料將與封裝配合使用,以消散內(nèi)部產(chǎn)生的熱量,在工作溫度下保持長(zhǎng)期功能,并承受環(huán)境條件或電源循環(huán)引起的沖擊?!?/p>


?  +

+

不斷發(fā)展的材料


IBM 于 1964 年首次推出 [1],凸塊設(shè)計(jì)隨著組件的縮小而變得流行,因?yàn)樗鼈兛梢栽谂c引線鍵合相同的空間內(nèi)實(shí)現(xiàn)更多的 I/O 連接,同時(shí)還降低了熱阻和電感。


最初,凸塊由錫鉛 (SnPb) 合金制成。為了與當(dāng)前的環(huán)境問題保持一致,它們現(xiàn)在更多地由錫-銀-銅(SnAgCu 或 SAC)合金制成。鑒于單個(gè)組件上可能有數(shù)千個(gè)凸起,該轉(zhuǎn)換對(duì)環(huán)境審計(jì)具有重要意義,因?yàn)椴牧蠈徲?jì)可以降至原子級(jí)別。


西門子數(shù)字工業(yè)軟件公司電子和半導(dǎo)體戰(zhàn)略副總裁艾倫·波特(Alan Porter)說:“如果你的產(chǎn)品含有不同的材料,每一種材料都可能含有一個(gè)鉛原子,當(dāng)你把這些材料聚合在一起時(shí),在某種程度上,鉛就會(huì)變得可測(cè)量和重要。”


目前,有來自不同供應(yīng)商的許多凸塊和基板配置,所有這些都旨在優(yōu)化電氣連接以獲得更好的性能。[2] 底部填充材料的進(jìn)步、倒裝芯片中的電絕緣粘合劑層(不要與“底部填充”[3] 混淆)也在提高效率。


在眾多選擇中,有純銅“微凸塊”,直徑在 20μm 到 25μm 之間,與較大的凸塊相比,它具有與凸塊相比引線鍵合的相同優(yōu)勢(shì)。隨著間距越來越小,從十多年前開始,許多制造商開始使用“C2 凸塊”,這是一種頂部有錫銀 (SnAg) 觸點(diǎn)的柱狀微凸塊結(jié)構(gòu)。


這些 SnAg 尖端提供了可靠性優(yōu)勢(shì)。但是成分的細(xì)微差異會(huì)影響顛簸的行為。根據(jù)Fisher Instruments的說法,“銀含量超過 3% 的焊料凸塊在熱疲勞測(cè)試中表現(xiàn)更好,并且更能抵抗剪切塑性變形,而銀含量較低(約 1%)的合金表現(xiàn)出優(yōu)異的延展性,因此具有更好的抗疲勞性在嚴(yán)重的應(yīng)變條件下。此外,僅 0.5% 的銅就可以降低基板銅的溶解行為,從而提高可焊性?!?/p>


這里的基本制造挑戰(zhàn)之一是保持材料成分的適當(dāng)平衡。這為多年來一直處于觀望狀態(tài)的 X 射線檢測(cè)創(chuàng)造了重要機(jī)會(huì)。X 射線可用于確定材料成分,例如互連中的合金或凸塊中的污染物。此外,它可以幫助識(shí)別結(jié)構(gòu)缺陷。


X 射線檢測(cè)的缺點(diǎn)是速度快,通常與光學(xué)檢測(cè)相結(jié)合。但隨著興趣的增長(zhǎng),這項(xiàng)技術(shù)的速度有了顯著提高。


“一個(gè)有空隙的凸起不會(huì)像一個(gè)實(shí)心球體那樣吸收那么多的 X 射線,”Chen 解釋說?!耙?yàn)槔锩嬗幸粋€(gè)洞,空氣并沒有真正衰減 X 射線。在它是一個(gè)實(shí)心球體的情況下,你會(huì)得到更多的吸收。當(dāng)你看著相機(jī),之后你會(huì)看到有一個(gè)黑點(diǎn),因?yàn)樗樟怂械?X 射線,所以你看不到那里的光——與那個(gè)有洞的地方相比,你看到的更多。它不是完全透明的,但看起來有點(diǎn)輕。因此,我們正在查看圖像對(duì)比度和吸收的差異,然后比較已知的好和已知的壞,看看哪個(gè)是壞的?!?/p>


?  +

+

工藝步驟


當(dāng)前對(duì)更小處理器、更小尺寸的更多 I/O 和更小封裝的需求也促使 OSAT 重新考慮工藝順序。CyberOptics的計(jì)算機(jī)視覺工程經(jīng)理 John Hoffman 表示:“曾經(jīng)嚴(yán)格的后端流程(例如包裝)現(xiàn)在正更多地轉(zhuǎn)移到前端?!皹I(yè)界傾向于將這些流程稱為中間流程,尤其是當(dāng)晶圓廠或封裝廠執(zhí)行這些步驟時(shí)。


由于最終產(chǎn)品的可靠性取決于凸塊的精確對(duì)齊,因此必須提前進(jìn)行檢查,這迫使進(jìn)一步調(diào)整?!斑@需要以某種方式制備樣品,”陳說?!岸疫@些測(cè)試協(xié)議需要時(shí)間來設(shè)計(jì)?!?/p>


其他人同意?!叭缃瘢诤蠖?包裝檢測(cè)方面,我們?cè)跈z測(cè)和組裝過程之間沒有明確的關(guān)聯(lián),” KLA ICOS 部門的產(chǎn)品營(yíng)銷經(jīng)理 Olivier Dupont 在最近的一次采訪中說。“這是一個(gè)需要建設(shè)的未來發(fā)展領(lǐng)域。正如許多人所觀察到的,先進(jìn)封裝的增長(zhǎng)仍在繼續(xù)。它必須投資于這種發(fā)展。”


?  +

+

縮放


隨著芯片和封裝的尺寸不斷縮小,凸塊技術(shù)正在被混合鍵合所取代。


今天,生產(chǎn)中最小的間距和直徑約為 20μm 間距和 10μm 直徑。Onto Innovation應(yīng)用工程經(jīng)理 Woo Young Han 表示:“一些客戶試圖在 20 微米間距、10 微米直徑之后進(jìn)行混合鍵合,其中一些客戶嘗試在 5 微米直徑、10 微米間距之后轉(zhuǎn)向混合鍵合。” 。”這就是我們今天顛簸的局限。任何比這更小的都將是直接的銅對(duì)銅表面鍵合?!?/p>


一個(gè)值得關(guān)注的領(lǐng)域是晶圓邊緣?!皫准{米的表面滾降可能會(huì)破壞晶圓間的混合鍵合,”韓說?!拔覀兊暮芏嗫蛻舳枷M麑?duì)晶圓邊緣的不完整芯片進(jìn)行檢查。雖然它不會(huì)被使用,但部分裸片上的任何缺陷都會(huì)破壞整個(gè)過程。因此,許多檢測(cè)公司都在研究深度學(xué)習(xí)或基于人工智能的方法來檢測(cè)部分模具?!?/p>


GlobalFoundries的工廠后主管 Jean Trewhella 表示,雖然這些問題通常是人們最關(guān)心的問題,但在微柱凸塊的制造過程中還有另一個(gè)不太為人所知的問題?!爸圃煳⒅⒉皇亲畲蟮奶魬?zhàn),”她說?!跋喾矗?dāng)你嘗試測(cè)試它們或?qū)⑺鼈冞B接到其他東西時(shí),不會(huì)獲得任何額外的外來材料。這與我們進(jìn)行碰撞的潔凈室不同。”


此外,測(cè)試本身有時(shí)會(huì)造成損壞。“我們必須親身接觸那個(gè)凸起或球,因此我們必須確保我們使用的 Pogo pin 技術(shù)不會(huì)造成太大的破壞,”Amkor 的 Harris 說?!按送?,我們必須確保我們的環(huán)境是干凈的。如果您在一個(gè)球和臟電源之間有連接,您通常需要在測(cè)試時(shí)增加電壓或電流以滿足特定水平。這條路上有阻力。如果那是碳類材料,它可能會(huì)燃燒并損壞插座,從而損壞設(shè)備?!?/p>


?  +

+

結(jié)論


Amkor 的 Scott 樂觀地認(rèn)為這些問題可以得到解決?!半S著凸塊間距的減小,需要新的光刻膠材料和曝光設(shè)備,”他說?!拔覀冃枰^續(xù)投資于更好的設(shè)備和材料,以及增加統(tǒng)計(jì)過程控制和計(jì)量。此外,了解最終應(yīng)用要求以確保設(shè)計(jì)適合滿足使用壽命要求也非常重要?!?/p>


他并不是唯一一個(gè)樂觀的人?!翱紤]到支柱的數(shù)量和其他所有因素,當(dāng)您將所有這些概率疊加在一起時(shí),PPM 不再罕見,”GlobalFoundries 公司的 Post Fab 測(cè)試開發(fā)中心研究員 John Carulli 說。“當(dāng)我與整個(gè)鏈條上的各個(gè)同行進(jìn)行基準(zhǔn)測(cè)試和交談時(shí),這些都是問題。目前沒有很多解決方案。但是很多聰明的人正在做很多很好的工作來解決這個(gè)問題。”


解決這些問題可能會(huì)帶來巨大的好處和機(jī)會(huì)。Promex Industries 的工程副總裁 Chip Greely 說:“更高的產(chǎn)量意味著更低的成本,更一致的設(shè)備在時(shí)間/超時(shí)時(shí)間內(nèi)做同樣的事情,因此成本應(yīng)該會(huì)下降。”


*博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。

光耦相關(guān)文章:光耦原理


互感器相關(guān)文章:互感器原理


模擬信號(hào)相關(guān)文章:什么是模擬信號(hào)


霍爾傳感器相關(guān)文章:霍爾傳感器工作原理


電流變送器相關(guān)文章:電流變送器原理
電流傳感器相關(guān)文章:電流傳感器原理
霍爾傳感器相關(guān)文章:霍爾傳感器原理


關(guān)鍵詞: 先進(jìn)封裝

相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉