PMOS開關(guān)電路常見的問題分析
1、PMOS開關(guān)開啟的一瞬間,前級(jí)電源電壓跌落,或者直接被拉死
2、PMOS開關(guān)開啟的一瞬間,MOS管沖擊電流太大,MOS管損壞
3、PMOS開關(guān)由開啟變?yōu)閿嚅_時(shí),輸出端Vout電壓先降低,后上升,然后再下降,即下電波形出現(xiàn)回溝下面就來說明下這些問題是如何產(chǎn)生的,以及如何解決。 電路基本原理 為了照顧下剛?cè)腴T的同學(xué),還是先來解釋下電路的工作原理,以及各個(gè)器件的作用 先說工作原理
1、當(dāng)控制信號(hào)PWR_EN為高時(shí),三極管Q1導(dǎo)通,R2下端等于接GND。由于R1和R2的分壓作用,MOS管M1的Vgs會(huì)有壓差Vgs=-Vin*R1/(R 1+R2),即M1最終會(huì)導(dǎo)通。
2、當(dāng)控制信號(hào)PWR_EN為低時(shí),三極管Q1不導(dǎo)通,那么R2下端相當(dāng)于懸空。那么MOS管M1的柵極會(huì)被R1拉到和輸入電壓Vin一樣,即Vgs=0,那么M1最終狀態(tài)會(huì)是不導(dǎo)通。
所以說,我們通過控制PWR_EN的高低,就能夠控制PMOS M1的導(dǎo)通和關(guān)斷,這也就是這個(gè)電路的基本原理。 再來看下每個(gè)器件的作用。
如上圖所示,各個(gè)器件的作用應(yīng)該都說清楚了吧,我們繼續(xù)看前面提到的實(shí)際應(yīng)用中,我們可能會(huì)遇到的幾個(gè)問題。
幾個(gè)問題的解釋及解決辦法 1、PMOS開關(guān)開啟的一瞬間,前級(jí)電源電壓跌落,或者直接被拉死 我們把這個(gè)電路做一個(gè)仿真,加上輸入20V電壓,電源內(nèi)阻100mΩ,負(fù)載10Ω,負(fù)載濾波電容1000uF,PMOS開通的瞬間Vin波形如下圖(實(shí)驗(yàn)1):可以看到,輸入端Vin電源20V,在PMOS開啟的時(shí)候,瞬間被拉到了11.8V。 那么為什么會(huì)如此呢? 道理其實(shí)很簡(jiǎn)單,Vout網(wǎng)絡(luò)接了一個(gè)很大的電容1000uF,開關(guān)打開的時(shí)候,輸出電壓Vout從0V要上漲到20V,這個(gè)電容有就要從0V被充電到20V。如果開關(guān)的時(shí)間比較短,充電的電流就會(huì)比較大。 這一點(diǎn)也比較容易理解,電容從0V到20V,被充入的電荷量Q=C*U,如果開關(guān)的時(shí)間是t,那么平均充電電流就是I=Q/t=C*U/t,電容量C是已知的,為1000uF,電壓U=20V,所以說這個(gè)充電電流 I=1000uF*20V/t就反比于開關(guān)的開通時(shí)間。 那充電電流大為啥輸入電壓就會(huì)跌落呢?我們要知道這個(gè)充電電流來源于源端,也就是電壓源V2,我們聯(lián)想下,工作中實(shí)際的電路,源端電源肯定不是理想的電源,總會(huì)有內(nèi)阻,或者說線路上總會(huì)有阻抗,電流一大,必然會(huì)有壓降,這個(gè)壓降就會(huì)造成電壓跌落。 需要注意,我仿真的時(shí)候,給電壓源V2的內(nèi)阻就是100mΩ,這也是為了模擬真實(shí)的場(chǎng)景,同時(shí)呢,也只有這樣才能看到電源Vin有跌落的情況。如果不設(shè)定內(nèi)阻,電源源V2是理想電壓源,那么肯定是看不到電源跌落的。 很容易想到,如果我們把這個(gè)內(nèi)阻設(shè)得大些,那么跌落得肯定更多。我們?cè)囈幌?,將?nèi)阻Rser從50mΩ,100mΩ,200mΩ,500mΩ做一個(gè)對(duì)比,一起看看跌落的情況。如下圖(實(shí)驗(yàn)2),可以看到,50mΩ時(shí),電壓Vin只跌落到了15V左右,沒有像100mΩ是跌到了11.8V這么多,而500mΩ時(shí)電壓已經(jīng)跌落到了6V左右。前面說到,電容平均充電電流是I=Q/t=C*U/t,C是負(fù)載的電容量,也就是說C越大,那么平均充電電流越大,源端內(nèi)阻上的壓降也越大,即電壓跌落也會(huì)越大。 我們也可以仿真來驗(yàn)證下,我們?cè)O(shè)定V2的內(nèi)阻為100mΩ不變,負(fù)載端電容分別是100uF,1000uF,10000uF,結(jié)果如下圖(實(shí)驗(yàn)3)可以看到,確實(shí)與我們的分析是一致的,100uF的時(shí)候,電壓只跌落到了16.5V,相對(duì)于1000uF的11.8V,還是要小不少的。 由以上可以知道,負(fù)載端電容量越大,是越容易發(fā)生電源跌落的情況的。但是呢?有時(shí)候我們的負(fù)載就是需要那么大的電容,那怎么辦呢? 其實(shí)我們還可以調(diào)整開關(guān)的速度,我們可以通過調(diào)整R1,R2,C1的大小,來調(diào)整PMOS開關(guān)開通的時(shí)間。 根據(jù)前面的公式,I=Q/t=C*U/t,如果負(fù)載電容C固定了,電壓U也確定了,我們可以通過調(diào)整電路,增大開關(guān)的開通時(shí)間t,也能降低充電電流的大小,最終也可以讓電源跌落更小。 還是來仿真下,我們保持電源內(nèi)阻為100mΩ,濾波電容為1000uF不變,R1,R2保持10K不變。然后讓開關(guān)MOS的gs之間的跨接電容分別為100nF,470nF,1uF,4.7uF,對(duì)比波形如下圖(實(shí)驗(yàn)4)可以看到,100nF時(shí)跌落最多,跌到了11.8V,而4.7uF的時(shí)候,跌落是最小的,另外一方面,我們也可以看到下沖的寬度,100nF時(shí),寬度是最小的,說明此時(shí)開通速度最快。 我們保持電源內(nèi)阻為100mΩ,濾波電容為1000uF不變,gs跨接電容為100nF不變,單獨(dú)調(diào)整下R1和R2,讓其分別等于10K,47K,100k,470k,看下效果,仿真如下圖(實(shí)驗(yàn)5)可以看到,效果和調(diào)節(jié)gs之間的電容差不多,在電阻調(diào)整到470k之后,輸入端電壓跌落已經(jīng)比較小了。 好了,相信到這里,你應(yīng)該已經(jīng)知道了為什么PMOS開啟的時(shí)候,輸入電壓有跌落了,以及出現(xiàn)這種情況之后,我們只需要調(diào)整R1,R2,Cgs就好了。 需要注意的是,以上只是為了簡(jiǎn)單說明道理,實(shí)際電路應(yīng)用過程中要更為復(fù)雜。比如說我仿真內(nèi)阻都是用的100mΩ,實(shí)際電路中電路不僅僅有內(nèi)阻,還有電感,這些都會(huì)造成輸入端有壓降,但是另外一方面,輸入端也會(huì)有電容,開通瞬間,輸入端的電容也會(huì)給負(fù)載電容提供電流,最終跌落可能也不明顯。有時(shí)呢,輸入源端可能有限流保護(hù),如果開通瞬間拉取電流過大,那么會(huì)造成前級(jí)過流保護(hù),導(dǎo)致電源被拉死,這些都需要具體情況具體分析。 好了,關(guān)于這個(gè)跌落的問題就說到這里了,下面繼續(xù)其他問題。 2、PMOS開關(guān)開啟的一瞬間,PMOS燒毀 提到MOS燒毀,一般來說,就是其非工作在SOA區(qū)(安全工作區(qū),Safe operating area)。 顯然,在這個(gè)場(chǎng)景,容易出現(xiàn)的就是MOS管過流了。我們還是以上面的仿真電路為例子,看下導(dǎo)通時(shí)MOS管的電流情況。 仿真條件:PMOS型號(hào)為SI4425,電壓源V2=20V,內(nèi)阻=100mΩ,負(fù)載電容1000uF,R1=R2=10k,gs端跨接電容100nF。 波形如下圖(實(shí)驗(yàn)6)可以看到,MOS管瞬間最大電流已經(jīng)達(dá)到了80A+,這個(gè)電流太大了,MOS管有風(fēng)險(xiǎn),為什么這么說呢?我們可以看下使用PMOS管SI4425的手冊(cè),可以看到,其最大允許的電流是50A。這一點(diǎn),我們也可以從其SOA曲線上看出來。此時(shí),這個(gè)PMOS超規(guī)格使用了,并沒有工作在SOA區(qū)間,是可能會(huì)損壞的。 那怎么辦呢?選更高電流的PMOS嗎?當(dāng)然,這是一個(gè)可選的方案,不過呢,電流更高的PMOS價(jià)格肯定會(huì)更高的。此時(shí)我們可以調(diào)節(jié)下外圍電阻或是電容,讓PMOS更慢開通,這樣可以將電流降下來。 按照前面說的,我們可以調(diào)整R1,R2,C2(gs間跨接電容)達(dá)到這個(gè)目的。我們將gs間跨接電容分別調(diào)至470nF,1uF,4.7uF,對(duì)比看看電流的情況,如下圖(實(shí)驗(yàn)7)。可以看到,在Cgs=1uF的時(shí)候,此時(shí)Ids最大只有40A,而PMOS SI4425最大瞬間電流可以過50A,僅從電流Ids來考慮,是OK的,并且滿足80%的降額(50A*0.8=40A)。 假如我們選定Cgs=1uF,我們還需要看下此時(shí)的功率是否有超標(biāo)(結(jié)合SOA曲線看),從曲線上看,MOS管開通時(shí)間約為1ms,這期間最大功率約為280W,如下圖。假設(shè)這個(gè)PMOS應(yīng)用場(chǎng)景是單脈沖(即非周期性開通,只是偶爾開通一次),從手冊(cè)看到其1ms時(shí)歸一化熱阻系數(shù)r(t)=0.007。芯片正常熱阻是Rja=50℃/W,最高結(jié)溫是150℃,假設(shè)環(huán)境溫度是25℃,那么其1ms能抗的瞬間功率是:Pmax={(150℃-25℃)/Rja}/r(t)= 357W即PMOS SI4425在1ms瞬間能扛的功率是357W,而將Cgs電容調(diào)整到了1uF之后,實(shí)際功率是280W,因此并沒有超過PMOS的功率限制,也即是說其工作在了SOA區(qū),是OK的。 綜上所述,在Cgs是100nF的時(shí)候,PMOS沒有工作在SOA區(qū),而我們調(diào)整Cgs電容到1uF之后,PMOS就能工作在SOA區(qū),因此就不會(huì)出現(xiàn)損壞的問題了。 以上是從仿真的角度看PMOS有沒有損壞的風(fēng)險(xiǎn)。實(shí)際在我們電路應(yīng)用中,對(duì)于這種功率PMOS做開關(guān),我們一般也是要去測(cè)量PMOS開通時(shí)的電壓和電流曲線,以此來判斷是否是安全的。 再來說一個(gè)我曾經(jīng)遇到過的奇特現(xiàn)象,也就是第3個(gè)問題。 3、PMOS開關(guān)由開啟變?yōu)閿嚅_后,輸出端Vout電壓先降低,后上升,然后再下降,即下電波形出現(xiàn)回溝 先看下這是個(gè)什么現(xiàn)象,如下圖,在PMOS斷開的時(shí)候,輸出電壓Vout出現(xiàn)回溝這個(gè)波形是用下面這個(gè)電路仿真出來的(實(shí)驗(yàn)8)相對(duì)于前面的PMOS開關(guān)仿真電路,其實(shí)沒有差異,僅僅是我將負(fù)載換成了一個(gè)開關(guān)電路而已,那為什么改變了負(fù)載之后,Vout的下電波形就不正常了呢?遇到這種情況我們?cè)撊绾握{(diào)整呢? 原因其實(shí)也不難理解,就是PMOS從導(dǎo)通到關(guān)斷,總有一個(gè)過程,PMOS的阻抗會(huì)從接近于0(導(dǎo)通)到電阻無窮大(斷開),也就是說存在一段時(shí)間,PMOS的會(huì)有一定的阻值,而負(fù)載也非恒定電阻。在Vout下電過程中,負(fù)載獲得的電壓下降到一定程度,負(fù)載電路可能因?yàn)榍穳和蝗煌V构ぷ?,其所需電流急劇減小,即其等效電阻突然變大,那么會(huì)導(dǎo)致其獲得的分壓變大,這個(gè)時(shí)候就會(huì)出現(xiàn)上面的情況,Vout電壓又漲上去了。 上面的過程簡(jiǎn)單畫個(gè)示意圖如下所示:Vout的電壓等于Vin在PMOS和負(fù)載上面的分壓,如果負(fù)載RL突然變大,那么就有可能出現(xiàn)Vout突然上漲的情況。經(jīng)過上面的分析,應(yīng)該很容易想到,出現(xiàn)回溝的地方,應(yīng)該就是PMOS從導(dǎo)通到關(guān)斷切換的時(shí)刻,也就是PMOS的Vgs電壓等于其Vgsth的時(shí)候,關(guān)于這一點(diǎn),我們也可以從仿真波形中看出,如下圖所示。回溝出現(xiàn)的地方,就是PMOS的Vgs=-1V的時(shí)候,我們可以從SI4425手冊(cè)中看到,該P(yáng)MOS的Vgsth就是-1V~-3V,印證我們前面的分析沒毛病。那么問題又來了,我們?nèi)绾谓鉀Q這個(gè)回溝的問題呢? 很多時(shí)候,我們讓這個(gè)PMOS更快的關(guān)閉就能解決了,比如我們將PMOS的g和s跨接的電容從100nF調(diào)整到10nF,可以看到回溝基本沒有了(只有500mV左右,實(shí)際電路一般不影響使用),如下圖所示(實(shí)驗(yàn)9)我們也可以在輸出端加一個(gè)濾波電容,這樣可以避免負(fù)載等效RL突然變大。 這個(gè)原理是這樣的:加了濾波電容后,等效負(fù)載就變成了原本的RL和新加的電容阻抗的并聯(lián),所以哪怕原本的RL突然變得很大,因?yàn)橛须娙葑杩沟拇嬖?,總的?fù)載阻抗也不會(huì)變得很大(不會(huì)超過電容的阻抗)。我們現(xiàn)在討論的是pmos關(guān)斷的瞬間,這個(gè)過程是短暫的,信號(hào)可以看成是交流,因此電容不可看成是開路,它也構(gòu)成了總的阻抗的一部分。所以,只要電容值合理,是可以解決電容回溝的問題的。 印證下,我們?cè)谏厦娴碾娐返呢?fù)載端加一個(gè)1uF的濾波電容,仿真如下(實(shí)驗(yàn)10)可以看到,Vout此時(shí)完全沒有回溝了,下電波形非常好。 小結(jié) 本期內(nèi)容就寫到這里了,可以看到,小小的PMOS電路,其門道也是不少的,畢竟我們都沒有辦法固定一個(gè)電路去適應(yīng)所有的應(yīng)用場(chǎng)景。一個(gè)電路,可能用在這個(gè)場(chǎng)景沒問題,用在其他場(chǎng)景就出問題了。當(dāng)然,這也并不可怕,我們只需要理解問題的原因是什么,結(jié)合測(cè)試,根據(jù)波形,不斷分析優(yōu)化,也就能設(shè)計(jì)出安全可靠的電路了。 以上所有的仿真源文件,我都放置在了我的網(wǎng)盤,關(guān)注我的微信公眾號(hào)“硬件工程師煉成之路”,在后臺(tái)回復(fù)“煉成之路”,就可以下載了,放置在目錄:煉成之路-->器件-->08-MOS-->PMOS開關(guān)電路 以上內(nèi)容純屬個(gè)人觀點(diǎn),如有問題,歡迎留言交流。
*博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。