基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì)
2.4 以太網(wǎng)接口電路設(shè)計(jì)
網(wǎng)絡(luò)傳輸模塊使用Devicom公司研發(fā)的一款快速以太網(wǎng)控制芯片DM9000A,其內(nèi)部集成了10/100 MB物理層接口,支持8/16位數(shù)據(jù)總線,內(nèi)置16 kB的SRAM,用于收發(fā)緩沖。
S3C2440A內(nèi)部沒有集成專用的以太網(wǎng)控制器,所以需要外掛一個(gè)以太網(wǎng)控制器。系統(tǒng)采用DM9000A作為以太網(wǎng)的物理層接口。S3C2440A與DM9000A的連接如圖所示。S3C2440A的數(shù)據(jù)總線LDATA15~LDATA0與DM9000A的SD15~SD0連接;地址線LADDR3與DM9000A的CMD連接;片選DM_CS與DM9000A的CS連接;DM_IOR/DM_IOW分別與DM9000A的IOR/IOW連接;EINT8與DM9000A的INT連接。以太網(wǎng)控制器DM9000A的工作地址為0X30 0,因?yàn)镾3C2440A的地址線LADDR3與DM9000A的CMD連接,所以對(duì)其進(jìn)行操作時(shí)分為以0X300作為地址端口和0X304作為數(shù)據(jù)端口。
2.5 RS232接口電路設(shè)計(jì)
S3C2440A集成了3個(gè)串口UART0、1、2,文中用到UART0,UART1,其中UART0作為標(biāo)準(zhǔn)串口通信,與宿主機(jī)相連用于系統(tǒng)調(diào)試、超級(jí)終端控制和文件收發(fā);UART1與單片機(jī)ATMEGA128連接,其作用是傳遞導(dǎo)航電文和狀態(tài)參數(shù)給GSG單板。圖4為S3C2440A與RS-232信號(hào)連接圖,其中上方的MAX3232SOP作為UART0使用,下方的MAX3232SOP作為UART1使用。本文引用地址:http://butianyuan.cn/article/148830.htm
3 系統(tǒng)軟件設(shè)計(jì)
系統(tǒng)的軟件部分是在Linux操作系統(tǒng)下實(shí)現(xiàn)的。結(jié)合控制系統(tǒng)的功能分為人機(jī)交互、參數(shù)設(shè)定、電文處理、遠(yuǎn)程控制4個(gè)模塊,圖5為軟件設(shè)計(jì)流程圖。
評(píng)論