新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 用FPGA動(dòng)態(tài)探頭與數(shù)字VSA對(duì)DSP設(shè)計(jì)實(shí)時(shí)分析

用FPGA動(dòng)態(tài)探頭與數(shù)字VSA對(duì)DSP設(shè)計(jì)實(shí)時(shí)分析

作者: 時(shí)間:2010-01-06 來源:網(wǎng)絡(luò) 收藏

  雖然這一軟件的最初目的是用于模擬射頻信號(hào),但它是在獨(dú)立于硬件的基于 PC的軟件包中完成的開發(fā)。由于 Agilent 邏輯儀也是基于 PC的,因此把 軟件擴(kuò)展至連接邏輯分析儀是很容易的。

  基帶和 IF 信號(hào)是模擬信號(hào)的表述形式。與其用儀器通過把信號(hào)化執(zhí)行 FFT 分析(如射頻信號(hào)分析儀),還不如從一開始就使用信號(hào)。這些模擬信號(hào)的數(shù)字版本可在邏輯分析儀中以圖形風(fēng)格的波形顯示,這很像是示波器的顯示(如 圖 2 所示)。


  正如您所看到的,當(dāng)對(duì)總線同步采樣,并且采樣率符合Nyquist 要求時(shí),邏輯分析儀就能捕獲到“剛逝”或“即至”模擬信號(hào)的足夠精確版本。


  

  當(dāng) 與ChipScope Pro 分析儀一道工作時(shí),即可訪問 的任何部分,并且不需要重編譯。經(jīng)簡(jiǎn)化的數(shù)字無線電發(fā)送器被接到 Agilent 跟蹤內(nèi)核(ATC2),該內(nèi)核是一個(gè)開關(guān) MUX,它通過ChipScope Pro 內(nèi)核插入器融入中。在內(nèi)核插入期間,您可選擇連接至跟蹤內(nèi)核的內(nèi)部網(wǎng)絡(luò),以及將用于接至 MUX 輸出的物理焊盤。這些焊盤再通過電路板的走線接到邏輯分析儀

  邏輯分析儀通過 JTAG 控制 (下載位圖文件和選擇線排)。在您選擇新線排時(shí),邏輯分析儀自動(dòng)重配置自身,以符合現(xiàn)在連接至探頭的網(wǎng)名。



上一頁 1 2 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉