新聞中心

EEPW首頁 > 手機與無線通信 > 設(shè)計應(yīng)用 > 基于可編程DSP內(nèi)核和多媒體SoC提供出色通信功能

基于可編程DSP內(nèi)核和多媒體SoC提供出色通信功能

作者: 時間:2012-04-10 來源:網(wǎng)絡(luò) 收藏

硅產(chǎn)品知識產(chǎn)權(quán)(SIP)平臺解決方案和數(shù)字信號處理器()授權(quán)廠商CEVA公司推出高能效1 GHz CEVA-X1643,新產(chǎn)品可提升有線和無線、安防監(jiān)控、便攜等廣泛應(yīng)用的總體芯片性能。CEVA-X1643是CEVA-X 架構(gòu)系列的最新成員,這款已獲廣泛使用DSP架構(gòu)已授權(quán)予超過25家客戶采用,并已通過1億多部設(shè)備交付使用。

本文引用地址:http://butianyuan.cn/article/155111.htm

CEVA-X1643利用現(xiàn)有CEVA-X系列DSP的高效架構(gòu)和成熟的軟件開發(fā)環(huán)境,并實現(xiàn)數(shù)項重要升級,包括:

·支持先進的數(shù)據(jù)高速緩存和緊密耦合的存儲器架構(gòu),可簡化來自其它DSP平臺的軟件綜合和軟件移植,從而縮短總體上市時間
·內(nèi)存管理支持簡化實時操作系統(tǒng)(RTOS)和多任務(wù)
·集成功率調(diào)節(jié)單元(PSU)實現(xiàn)高能效架構(gòu)
·可配置64/128位AXI系統(tǒng)總線支持高內(nèi)存帶寬
·從TI C6x C代碼的無縫移植原生支持
·使用標(biāo)準(zhǔn)40nm工藝技術(shù),在最惡劣狀況下仍能夠達(dá)到超過1 GHz DSP性能
·完全兼容所有CEVA-X系列產(chǎn)品Forward Concepts 公司創(chuàng)始人兼總裁Will Strauss 稱:“CEVA-X1643是CEVA之DSP內(nèi)核系列中引人注目的新產(chǎn)品。它1 GHz DSP性能和的能效,并在CEVA-X架構(gòu)上增添了數(shù)據(jù)高速緩存架構(gòu)和功率調(diào)節(jié)單元,以及通過利用CEVA-X業(yè)界知名的開發(fā)工具,使得開發(fā)者只需最少工作即可在這一高性能DSP內(nèi)核上有效地使用其原有代碼,對廣泛的半導(dǎo)體企業(yè)具有高度吸引力。”

CEVA市場副總裁Eran Briman表示:CEVA-X1643在卓越的CEVA-X系列DSP的基礎(chǔ)上,更高的性能水平,令使用DSP的標(biāo)準(zhǔn)芯片和專用標(biāo)準(zhǔn)電路(ASSP)供應(yīng)商得以轉(zhuǎn)向更靈活、成本效益更高的DSP內(nèi)核設(shè)計。DSP的先進數(shù)據(jù)緩存架構(gòu)和軟件開發(fā)環(huán)境顯著簡化了原有代碼向CEVA-X架構(gòu)的遷移工作,真正實現(xiàn)了CEVA-X1643的全C語言(all-in-C)編程。”

高性能架構(gòu)

CEVA-X1643 DSP具有結(jié)合了單指令多數(shù)據(jù)(Single Instruction Multiple Data, SIMD)能力的超長指令字(Very Long Instruction Word, VLIW)架構(gòu),其32位編程模式支持高水平并行處理方式,每周期可處理多達(dá)8條指令,或每周期實現(xiàn)16個SIMD操作。CEVA-X1643借助經(jīng)平衡優(yōu)化的管線系統(tǒng),能夠在采用40 nm工藝節(jié)點的芯片中實現(xiàn)超過1 GHz的運行速度。

內(nèi)置標(biāo)準(zhǔn)AXI總線橋

CEVA-X1643備有高性能先進可擴展接口(Advanced eXtensible InteRFace, AXI)的存儲器子系統(tǒng)支持;可配置AXI總線帶寬、并行讀/寫操作、讀后寫入(RAW)操作和其它先進,確保在實際系統(tǒng)中達(dá)到目標(biāo)性能。行業(yè)標(biāo)準(zhǔn)系統(tǒng)總線配合完全高速緩存的CEVA-X處理器,確保實現(xiàn)高性能、短設(shè)計周期,以及簡便地集成到目標(biāo)

高能效功耗控制

CEVA-X1643 DSP內(nèi)核包含一個創(chuàng)新的功率調(diào)節(jié)單元(Power Scaling Unit, PSU),可提供針對動態(tài)功耗和漏電功耗的先進功率管理。該內(nèi)核支持多個時鐘域以及主要功能單元相關(guān)的多功率域功耗管理控制功能,如DSP內(nèi)核,指令及高速數(shù)據(jù)緩存。此PSU支持從完全工作、調(diào)試旁路、內(nèi)存維持,到完全電源關(guān)斷(power shut-off, PSO)等多種工作模式,且AXI全雙工總線亦提供低功耗特性,可在無數(shù)據(jù)流時關(guān)斷。在能源意識日益深入人心并成為產(chǎn)品關(guān)鍵因素的大環(huán)境下,CEVA-X1643可為電池供電或固定設(shè)備提供顯著的功耗控制優(yōu)勢。

從基于TI C6x的設(shè)計無縫遷移

CEVA-X1643支持從現(xiàn)有DSP芯片輕易遷移至可綜合DSP內(nèi)核并集成至客戶設(shè)計中。它結(jié)合了編譯器友好(complier-friendly)的8路VLIW和SIMD架構(gòu),一個先進的數(shù)據(jù)高速緩存架構(gòu)和內(nèi)存管理功能,從而使授權(quán)廠商可以有效地移植保留其原有代碼,并確保以更低的價格實現(xiàn)相同的DSP性能。

豐富的軟件工具鏈

CEVA-X1643 DSP內(nèi)核由CEVA-Toolbox軟件開發(fā)、調(diào)試和優(yōu)化環(huán)境所支持,僅通過使用標(biāo)準(zhǔn)C源代碼即可實現(xiàn)接近最佳系統(tǒng)性能。CEVA-Toolbox包括應(yīng)用優(yōu)化器(ApplicaTIon Optimizer)工具,可讓應(yīng)用開發(fā)人員完全以C語言輕易開發(fā)軟件,從而節(jié)省開發(fā)時間,省去手寫匯編語言環(huán)節(jié),進而顯著改善總體性能,并縮短SoC的開發(fā)周期。例如,使用應(yīng)用優(yōu)化器在CEVA-X1643 DSP內(nèi)核上實現(xiàn)自適應(yīng)多速率窄帶語音編解碼(Adaptive Multi Rate-Narrow Band, AMR-NB)聲音合成器,在初始編譯時(即在最差的幀速和數(shù)據(jù)流狀況下)僅需18 MHz性能。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉