關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > NiosII的I2C控制IP及其在成像系統(tǒng)中的應(yīng)用

NiosII的I2C控制IP及其在成像系統(tǒng)中的應(yīng)用

作者: 時(shí)間:2010-06-25 來(lái)源:網(wǎng)絡(luò) 收藏

摘要:詳細(xì)介紹一種的工作原理可編程寄存器,給出該在CMOS數(shù)字中的實(shí)例。該實(shí)例基于可編程片上(SOPC)技術(shù)設(shè)計(jì),在NioslI IDE中通過(guò)編寫程序來(lái)實(shí)現(xiàn)功能,并通過(guò)QuartusII軟件自帶的SignaITapII進(jìn)行驗(yàn)證。結(jié)果表明,在CMOS領(lǐng)域選用該核,能充分利用SOPC技術(shù)的優(yōu)勢(shì),具有擴(kuò)展性好、靈活、開發(fā)周期短等特點(diǎn)。
關(guān)鍵詞:SOPC;IP;CMOS

本文引用地址:http://butianyuan.cn/article/163015.htm

1 IP的硬件結(jié)構(gòu)及寄存器
1.1 IP硬件結(jié)構(gòu)
IP內(nèi)部結(jié)構(gòu)如圖1所示。主要由波特率時(shí)鐘寄存器、寄存器組控制器、并行I/O接口、可編程接口、I2C接口引擎5個(gè)模塊組成。波特率時(shí)鐘產(chǎn)生器用來(lái)產(chǎn)生I2C IP工作的基本時(shí)鐘頻率;寄存器組控制器用來(lái)對(duì)寄存器進(jìn)行設(shè)置,設(shè)置數(shù)據(jù)通過(guò)并行I/O接口傳送到該模塊中;并行I/0接口模塊用來(lái)處理可編程接口模塊傳送過(guò)來(lái)的命令;I2C可編程接口模塊用來(lái)設(shè)置IP各個(gè)寄存器的地址;I2C接口引擎模塊執(zhí)行I2C總線上數(shù)據(jù)的傳輸。


1.2 寄存器結(jié)構(gòu)
I2C控制IP主要由6個(gè)寄存器構(gòu)成,如表1所列。通過(guò)對(duì)寄存器的讀寫可以方便地控制I2C總線數(shù)據(jù)的傳輸,從而實(shí)現(xiàn)NioslI處理器與設(shè)備之間的通信。數(shù)據(jù)寄存器用來(lái)存放I2C總線上要傳送的數(shù)據(jù);波特率產(chǎn)生模塊,波特率時(shí)鐘寄存器和時(shí)鐘寄存器共同決定I2C總線上SCL的頻率。SCL的計(jì)算公式為。其中System_clk是系統(tǒng)時(shí)鐘;Value是時(shí)鐘寄存器的值;divider是波特率時(shí)鐘寄存器的值所對(duì)應(yīng)的分頻數(shù)(寄存器的值與分頻數(shù)相差為1,如寄存器設(shè)置為O,則分頻數(shù)為1;寄存器設(shè)置為1,則分頻數(shù)值為2)。本地地址寄存器、控制寄存器、狀態(tài)寄存器的詳細(xì)介紹略――編者注。

tcp/ip相關(guān)文章:tcp/ip是什么



上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉