關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 基于FPGA的IRIG-B編碼器實(shí)現(xiàn)

基于FPGA的IRIG-B編碼器實(shí)現(xiàn)

作者: 時(shí)間:2010-03-18 來(lái)源:網(wǎng)絡(luò) 收藏

(5)在PPM12的上升沿根據(jù)第3.1節(jié)所得碼元計(jì)數(shù)器MMH重新加載CMP
算法VHDL描述如下:

本文引用地址:http://butianyuan.cn/article/163206.htm

在上述VHDL編碼的中,MSCLK為1 ms計(jì)數(shù)脈沖.同步于PPM12信號(hào)的上升沿。CMP的輸出值由函數(shù)IRIG_B根據(jù)輸入?yún)?shù)決定,若為0,則輸出“0000000011”,對(duì)應(yīng)2 ms;若為1則輸出“0000011111”,對(duì)應(yīng)5ms。在索引脈沖和參考點(diǎn)Pr處,CMP取值“0011111111”,對(duì)應(yīng)8 ms。而最終的編碼輸出IRIG_B_0UT在每個(gè)1 ms脈沖的上升沿,根據(jù)CMP(MML)的值決定為高或?yàn)榈汀?br />4.2 AC編碼模塊
4.2.1 數(shù)字調(diào)制原理
按照奈奎斯特抽樣定理,只要抽樣頻率高于2倍信號(hào)的最高頻率,則整個(gè)連續(xù)信號(hào)就能完全用它的抽樣值來(lái)代表。使用抽樣值構(gòu)成的序列經(jīng)DAC和低通濾波后即可恢復(fù)原來(lái)的連續(xù)信號(hào)。
若對(duì)頻率為f的正弦波抽樣N次(N>2f),并在T=1/f內(nèi)通過(guò)DAC等間隔輸出N次抽樣值,則低通濾波后可恢復(fù)原始正弦信號(hào)。各個(gè)采樣點(diǎn)值為:
4.2.2 正弦查找表
這里給出利用查找表交流數(shù)字調(diào)制的方法。在獲得的直流編碼后,將該信號(hào)導(dǎo)入到數(shù)字調(diào)制模塊,即可獲得交流編碼。對(duì)正弦信號(hào)進(jìn)行100次等間隔抽樣,對(duì)式(2)使用實(shí)際的增益和直流偏移,可得式(3)。據(jù)此獲得查找表。

式中:N=100為采樣率;k=O,1,2,…,N-1;Ck對(duì)應(yīng)第k次抽樣獲得的值;A0為保證輸出信號(hào)為單極性而設(shè)置的初始直流偏移;Ac為考慮調(diào)制比和DAC滿幅度碼值的系數(shù)。
由于交流信號(hào)頻率為1 kHz,周期為T=1 ms,若在1 ms內(nèi)將上述抽樣值等間隔輸出到DAC,即可獲得1 kHz的調(diào)制信號(hào)。
本文使用MAX5712和單電源rail-rail運(yùn)放AD8601構(gòu)成濾波器。在MAX5712滿幅輸出時(shí),C=4 095(12 bit DAC),選擇調(diào)制比為1∶5。綜合考慮,在最大輸出時(shí),不能使DAC輸出到達(dá)運(yùn)放的上軌,最低輸出時(shí),DAC輸出應(yīng)高于運(yùn)放的下軌,所以選取A0=C/2+200=2 248。對(duì)應(yīng)邏輯0,Ac=461;對(duì)應(yīng)邏輯1,Ac=1 844。根據(jù)上述原則計(jì)算出的正弦查找表如表1所示。


實(shí)際使用時(shí),應(yīng)根據(jù)使用DAC的解析度、運(yùn)放的動(dòng)態(tài)范圍以及采樣率及調(diào)制比確定上式中的參數(shù)。
4.2.3 DAC接口
實(shí)際使用時(shí)應(yīng)根據(jù)DAC的不同,在中構(gòu)建不同的數(shù)字接口。MAX5712需要在一個(gè)SPI接口,結(jié)構(gòu)如圖4所示。接口控制部分提供一個(gè)16 b寫端口,可以接收數(shù)據(jù)。在寫使能wren為高時(shí),接口上的數(shù)據(jù)寫入內(nèi)部并行保持寄存器。在LDAC脈沖的上升沿,并行寄存器THR的內(nèi)容寫入移位寄存器,同時(shí)啟動(dòng)時(shí)鐘邏輯。在輸出時(shí)鐘作用下,數(shù)據(jù)從Dout輸出到DAC,在SPI_CS的后沿,DAC啟動(dòng)轉(zhuǎn)換輸出與當(dāng)前編碼相匹配的模擬量。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉