新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 從StratixIII及CycloneIV開發(fā)板談FPGA配置

從StratixIII及CycloneIV開發(fā)板談FPGA配置

作者: 時(shí)間:2012-07-30 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://butianyuan.cn/article/190103.htm

如圖,將撥碼開關(guān)撥至PROG端,就可以用PC對(duì)EPCS64配置芯片進(jìn)行燒寫了。

1、先生成一個(gè)pof配置文件。在File下選擇Convert Programming File,這部分操作后面也會(huì)提到。

2、將撥碼開關(guān)撥至PROG,在Programmer中將模式選擇為AS mode,選擇pof文件。

3、Start,開始燒寫。這里可以發(fā)現(xiàn),過程較sof文件的燒寫要漫長(zhǎng)得多。

這里需要注意的是,其實(shí)上面圖中圈起部分是很容易引起誤解的。EPCS64要對(duì)進(jìn)行配置時(shí),撥碼開關(guān)仍然需要撥回到RUN端,可以理解成,只是換成了配置芯片把程序燒寫到中運(yùn)行”罷了。

下面介紹另一種對(duì)EPCS64的配置方式,我們希望通過JTAG模式來(lái)對(duì)EPCS64進(jìn)行配置。我們暫且稱它為jic文件模式。這里我們可以簡(jiǎn)單把EPCS64當(dāng)做一個(gè)Flash存儲(chǔ)器,既然是存儲(chǔ)器那肯定可以利用來(lái)對(duì)它進(jìn)行寫入操作。這種模式下,就是通過JTAG對(duì)FPGA進(jìn)行寫入操作,然后讓FPGA來(lái)對(duì)配置芯片進(jìn)行寫入操作。

首先,還是通過Convert Programming File來(lái)生成一個(gè)jic文件。

03.jpg

我們可以看到在下面Input files to convert設(shè)置的時(shí)候,其中比之前的pof文件生成多了一個(gè)Flash Loader,也就是說(shuō),這里選的FPGA就是用來(lái)Loader配置芯片的。

生成了jic文件后,在Programmer中選擇JTAG模式下載就行了,如下圖:

04.jpg

這里也有整個(gè)過程的體現(xiàn),上圖的下面也顯示了整個(gè)燒寫過程的簡(jiǎn)單示意圖。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉