新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的漢明距離電路的實(shí)現(xiàn)

基于FPGA的漢明距離電路的實(shí)現(xiàn)

作者: 時(shí)間:2011-08-10 來(lái)源:網(wǎng)絡(luò) 收藏

1.2 ROM查找表的設(shè)計(jì)
設(shè)計(jì)的另一個(gè)關(guān)鍵是存儲(chǔ)器ROM,圖3所示是一個(gè)lpm_rom的器件圖。設(shè)計(jì)時(shí),移位寄存器的輸出作為ROM的地址輸入,這樣,經(jīng)查找表運(yùn)算后,ROM就可以輸出所需的漢明數(shù)據(jù)。

本文引用地址:http://butianyuan.cn/article/191076.htm

d.jpg


1.3 邏輯計(jì)算
圖4所示是本系統(tǒng)中的邏輯計(jì)算的c5in3out的器件圖。通過(guò)c5in3out可計(jì)算出序列D6~D32的。序列D0~D5(即圖4中的A,B,C,D,E)的可以采用邏輯函數(shù)獲得。邏輯計(jì)算電路有三個(gè)二進(jìn)制輸出變量,由最高有效位到最低有效位依次為A、B、C(即圖4中的X,Y,Z),其邏輯表達(dá)式為:
f.jpg

e.jpg

DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY




關(guān)鍵詞: FPGA 漢明距離 電路

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉