新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > JPEG2000中5/3離散小波多層變換FPGA實現(xiàn)研究

JPEG2000中5/3離散小波多層變換FPGA實現(xiàn)研究

作者: 時間:2011-07-22 來源:網(wǎng)絡(luò) 收藏

3.2 地址生成模塊的設(shè)計
對于做三層的變換,每層對RAM的(行/列)讀/寫地址都不相同,所以在地址生成模塊中分別做了三層各自的地址模塊,每個單層地址模塊產(chǎn)生2路讀地址信號、2路寫地址信號和1路寫地址使能信號。首先產(chǎn)生行變換的讀/寫地址,在行變換完成之后產(chǎn)生列變換的讀/寫地址,在列變換完成之后,給出一個EndOfBlock信號返回給圖4中的Control模塊。由Control模塊控制分層地址模塊的使能以及Select模塊選擇有效地址信號輸出,并且通過對讀地址計算算法的調(diào)度,實現(xiàn)分裂和邊界延拓功能,不需要另外設(shè)計單獨的處理模塊,地址生成模塊的總體框圖如圖4所示。

4.功能仿真及測試驗證
該設(shè)計采用了流水線技術(shù)即通過插入寄存器,使得一組輸入數(shù)據(jù)的計算分布在同一個時鐘周期中,從而提高資源利用率,增加電路的數(shù)據(jù)處理量,提高了性能,在此用Verilog HDL描述實現(xiàn)。
4.1 功能仿真
在ModelSim的測試模塊中設(shè)置時鐘為100 MHz,圖5為部分仿真結(jié)果,輸入數(shù)據(jù)在經(jīng)過3個時鐘周期后計算出LH分量輸出。由此可見,一維小波變換模塊的設(shè)計符合 標(biāo)準(zhǔn)規(guī)定,結(jié)果正確。

本文引用地址:http://butianyuan.cn/article/191091.htm

d.JPG

e.JPG



關(guān)鍵詞: JPEG 2000 FPGA 離散小波

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉