基于FPGA的AD7862接口電路設(shè)計(jì)
3 設(shè)計(jì)電路的仿真驗(yàn)證
最終設(shè)計(jì)用QuartusⅡ軟件編譯綜合后在板上測(cè)試,FPGA接口電路接受到的轉(zhuǎn)換數(shù)據(jù)傳給DSP芯片,然后將DSP受到的數(shù)據(jù)用實(shí)時(shí)監(jiān)控軟件顯示。圖3是給AD輸入端加50 Hz的正弦波信號(hào)(同時(shí)對(duì)其中三個(gè)輸入端加信號(hào)),監(jiān)控軟件顯示的波形。
從圖3波形圖可以看出,接口驅(qū)動(dòng)電路成功的控制了AD7862芯片的采樣過程,從而驗(yàn)證了驅(qū)動(dòng)電路設(shè)計(jì)的正確性。
本文引用地址:http://butianyuan.cn/article/191428.htm
評(píng)論