新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的AD7862接口電路設(shè)計(jì)

基于FPGA的AD7862接口電路設(shè)計(jì)

作者: 時(shí)間:2010-12-22 來(lái)源:網(wǎng)絡(luò) 收藏

e.JPG
3 設(shè)計(jì)電路的仿真驗(yàn)證
最終設(shè)計(jì)用QuartusⅡ軟件編譯綜合后在板上測(cè)試,電路接受到的轉(zhuǎn)換數(shù)據(jù)傳給DSP芯片,然后將DSP受到的數(shù)據(jù)用實(shí)時(shí)監(jiān)控軟件顯示。圖3是給輸入端加50 Hz的正弦波信號(hào)(同時(shí)對(duì)其中三個(gè)輸入端加信號(hào)),監(jiān)控軟件顯示的波形。
g.jpg

從圖3波形圖可以看出,驅(qū)動(dòng)電路成功的控制了芯片的采樣過程,從而驗(yàn)證了驅(qū)動(dòng)電路設(shè)計(jì)的正確性。

本文引用地址:http://butianyuan.cn/article/191428.htm

上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 7862 AD 接口

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉