新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的兩種DDS實(shí)現(xiàn)

基于FPGA的兩種DDS實(shí)現(xiàn)

作者: 時(shí)間:2010-09-29 來源:網(wǎng)絡(luò) 收藏


2 數(shù)字實(shí)現(xiàn)
2.1 DDFS的數(shù)字實(shí)現(xiàn)

由于D/A之前都是數(shù)字部分,為了分析其原理數(shù)字控制的實(shí)現(xiàn)過程,參考如圖2所示結(jié)構(gòu)。

本文引用地址:http://butianyuan.cn/article/191551.htm

33c.jpg


相位累加器是由一個(gè)加法器和一個(gè)寄存器構(gòu)成,假設(shè)累加器位數(shù)N=6,那么000000代表0弧度,000001代表弧度,相應(yīng)的000010代表(2π/64)*2弧度,111111代表(2π/64)*63弧度。若頻率控制字FCW=000011,并且累加器中的初始相位為O,則經(jīng)過N=21個(gè)時(shí)鐘周期后形成的二進(jìn)制序列為000000,000011,…,111111,對(duì)應(yīng)的相位分別為O,(2π/64)*3,…,(2π/64)*63。當(dāng)?shù)?2個(gè)時(shí)鐘周期到來時(shí),加法器溢出,所有位數(shù)重置為0,另一個(gè)循環(huán)周期開始。查找表可以用中BlockRAM做成,前面的二進(jìn)制序列作為地址,相位對(duì)應(yīng)的幅度值作為地址對(duì)應(yīng)的值存儲(chǔ)起來,這樣在時(shí)鐘頻率的控制下通過二進(jìn)制序列可從BlockRAM中讀取相應(yīng)的幅值,經(jīng)過D/A后就為所需要的模擬波形。圖3為綜合后的RTL級(jí)電路圖。

33d.jpg


2.2 DDWS的數(shù)字買現(xiàn)
DDWS的數(shù)字實(shí)現(xiàn)較為簡(jiǎn)單,把通過Matlab抽樣量化后的數(shù)據(jù)直接保存為.BAT數(shù)據(jù)格式,然后在中用IP核的BlockRAM生成一個(gè)ROM,把數(shù)據(jù)存儲(chǔ)進(jìn)去,這樣就可以根據(jù)時(shí)鐘要求輸出需要的數(shù)據(jù)了。
圖4為FPGA仿真后的RTL級(jí)電路圖。

33e.jpg



3 的性能指標(biāo)
3.1 頻率分辨率

對(duì)于頻率合成方式的,只要是累加器的位數(shù)足夠多,理論上可以達(dá)到任意無限高的頻率分辨率。由式(1),若N=39,fclk=1,分辨率可達(dá)到0.000 18 Hz。但是對(duì)于直讀方式,分辨率是受到硬件D/A速度限制的,一般如果用四倍的頻率速度采集和恢復(fù),分辨率只能達(dá)到O.25 Hz。
3.2 SFDR
最常用的評(píng)價(jià)工作性能的參數(shù)是帶外抑制比(SFdR),它是指有效信號(hào)的頻譜幅度與噪聲頻譜幅度的最大值之差。實(shí)際的頻譜合成方式的DDS在累加器的輸出和查找表之間還有個(gè)相位折斷的過程。若累加器的輸出A為N位,查找表的輸入B為M位,一般情況下N>M,這是為了節(jié)約查找表的空間。正是由于這種相位折斷才降低了SFDR,使得DDS的性能變壞。以上參數(shù)都是可以根據(jù)實(shí)際的要求估算出來的,例如要產(chǎn)生一個(gè)4 MHz、分辨率為O.4 Hz、帶外抑制比為60 dB的正弦信號(hào),時(shí)鐘頻率為100 MHz。那么根據(jù)式(2),可以得到N=11;根據(jù)實(shí)際經(jīng)驗(yàn),查找表的每位可以產(chǎn)生6 dB的抑制比,所M=60/6=10 b。由于直接讀取法DDS不存在相位折斷的問題,所以往往能得到比較好的SFDR。
3.3 信噪比
由于SFDR只與最大噪聲的頻譜幅度有關(guān),所以相同的SFDR可能有不同的頻譜純度,為此引入了另外一個(gè)DDS的性能指標(biāo)——信噪比(SNR )。信噪比是指信號(hào)功率和噪聲功率之比,由于涉及到所有的噪聲,所以跟頻譜純度息息相關(guān),對(duì)于頻率分辨率高的DDS,噪聲的能量較低,信噪比較大,頻譜純度好。



關(guān)鍵詞: FPGA DDS

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉