新聞中心

EEPW首頁 > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 基于USB2_0和DDR2的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn)

基于USB2_0和DDR2的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn)

作者: 時(shí)間:2011-01-13 來源:網(wǎng)絡(luò) 收藏


4 實(shí)現(xiàn)

在系統(tǒng)設(shè)計(jì)中具有很好的靈活性和可擴(kuò)展性, 因此, 是一個(gè)非常好的系統(tǒng)實(shí)現(xiàn)平臺(tái)。通過對(duì)系統(tǒng)的資源*估, 可得出如表1所列的資源占用結(jié)果。
FPGA的資源占用情況
表1 FPGA的資源占用情況。

FPGA的資源占用情況

本系統(tǒng)最終選擇了Xilinx 公司的FPGA器件Virtex5 LX30。由于 SDRAM控制器是Xilinx公司的IP核, 故在系統(tǒng)的集成和實(shí)現(xiàn)過程中不可避免的要對(duì)原IP核進(jìn)行改動(dòng), 同時(shí), 在ISE中布局布線時(shí), 相應(yīng)地要對(duì)原有UCF文件中的約束進(jìn)行修改, 以滿足時(shí)序要求。本系統(tǒng)除2.0的PHY和SDRAM外, 其余部分均由FPGA實(shí)現(xiàn), 圖5所示是系統(tǒng)在計(jì)算機(jī)上的操作界面和實(shí)物圖。

操作界面和FPGA實(shí)物圖
操作界面和FPGA實(shí)物圖
圖5 操作界面和FPGA實(shí)物圖。

5 結(jié)束語

本文結(jié)合2.0與 SDRAM的特點(diǎn), 給出了可打破普通系統(tǒng)在實(shí)時(shí)、高速和大容量上的瓶頸的方法, 并且在實(shí)用性方面進(jìn)行了改進(jìn)。該系統(tǒng)最終可在FPGA上實(shí)現(xiàn),因?yàn)橛肍PGA實(shí)現(xiàn)具有極大的靈活性和可擴(kuò)展性,并且在系統(tǒng)設(shè)計(jì)成本和快速實(shí)現(xiàn)上具有很好的競爭優(yōu)勢(shì)。目前, 該數(shù)據(jù)采集系統(tǒng)在實(shí)際運(yùn)用中效果良好。實(shí)際上, 若對(duì)采集接口稍加改進(jìn), 并將IF模塊中的乒乓緩存改為異步FIFO, 就能廣泛地應(yīng)用于各類高速系統(tǒng)的實(shí)時(shí)數(shù)據(jù)采集。

本文引用地址:http://butianyuan.cn/article/195142.htm

上一頁 1 2 3 下一頁

關(guān)鍵詞: DDR2 FPGA USB 數(shù)據(jù)采集

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉