新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA實(shí)戰(zhàn)演練邏輯篇3:FPGA與CPLD

FPGA實(shí)戰(zhàn)演練邏輯篇3:FPGA與CPLD

作者: 時(shí)間:2016-09-12 來源:網(wǎng)絡(luò) 收藏

盡管很多人聽說過,但是關(guān)于之間的區(qū)別,了解的人可能不是很多。雖然都是“可反復(fù)編程的邏輯器件”,但是在技術(shù)上卻有一些差異。簡單地說,F(xiàn)PGA就是將CPLD的電路規(guī)模、功能、性能等方面強(qiáng)化之后的產(chǎn)物。

本文引用地址:http://butianyuan.cn/article/201609/303696.htm

一般而言, FPGA與CPLD之間的區(qū)別如表1.1所示。

表1.1 FPGA和CPLD的比較

總而言之,F(xiàn)PGA和CPLD最大的區(qū)別是他們的存儲(chǔ)結(jié)構(gòu)不一樣,這同時(shí)也決定了他們的規(guī)模不一樣。但是從使用和實(shí)現(xiàn)的角度來看,其實(shí)他們所使用的語言以及開發(fā)流程的各個(gè)步驟幾乎是一致的。對(duì)于大多數(shù)的初學(xué)者來說,學(xué)FPGA還是CPLD都是沒問題的,只要掌握好他們的開發(fā)設(shè)計(jì)流程,你會(huì)發(fā)現(xiàn)甚至他們的應(yīng)用方法和技巧都是相通的。對(duì)于大都數(shù)的電子工程師來說,將來不一定都有機(jī)會(huì)用FPGA做一些高性能的產(chǎn)品,但是用顆小小的CPLD來實(shí)現(xiàn)一些輔助開發(fā)倒是很有可能的。



關(guān)鍵詞: FPGA 實(shí)戰(zhàn)演練 CPLD

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉