讓下一代智能互聯(lián)嵌入式應(yīng)用開發(fā)更簡化
Cortex-M處理器家族是一系列具有擴(kuò)展性,兼容性,節(jié)能和易于使用的處理器,旨在幫助開發(fā)人員滿足未來智能互聯(lián)嵌入式應(yīng)用的需要。2010年推出的Cortex-M4是建立在Cortex-M3的基礎(chǔ)上并加入了一系列專門為數(shù)字信號(hào)處理定制的指令集擴(kuò)展,并搭配可選的性能可達(dá)1.25 DMIPS/ MHz的單精度浮點(diǎn)單元。自推出以來,有10家以上的半導(dǎo)體廠商推出了基于Cortex-M4的通用MCU產(chǎn)品,以及非常廣泛的基于Cortex-M4的sensor hub產(chǎn)品。
本文引用地址:http://butianyuan.cn/article/201807/383691.htm在過去的幾年里,對(duì)支持互聯(lián)的嵌入式系統(tǒng)的功能特性和處理能力的需求變得更加苛刻。即使是最簡單的系統(tǒng),也預(yù)期支持多種連接方式,圖形用戶界面,人機(jī)界面,語音識(shí)別或其他自然的交互方式。處理器需要變得更加強(qiáng)大,并能提供更多的本地處理能力。在汽車行業(yè)和工業(yè)自動(dòng)化中應(yīng)用的微控制器需要支持更高的處理能力和CPU性能提升,對(duì)計(jì)算精度和短時(shí)間內(nèi)處理大量數(shù)據(jù)的要求在迅速提高。這些未來系統(tǒng)的要求包括:以較低的成本提供更多的功能,增加連接性,更好的代碼重復(fù)利用,以及提高能效。正是著眼于這樣的未來需求,ARM和合作伙伴一起設(shè)計(jì)了當(dāng)前Cortex-M家族中性能最強(qiáng)的ARM Cortex-M7處理器。
近觀Cortex-M7
Cortex-M7能夠應(yīng)對(duì)最嚴(yán)格的應(yīng)用環(huán)境,并克服了以前基于Cortex-M處理器的解決方案所面臨的問題,性能達(dá)到了上一代Cortex-M4的兩倍,大約為5 CoreMark/ MHz。Cortex-M7是專為各種嵌入式應(yīng)用,包括微控制器,汽車控制器,工業(yè)控制系統(tǒng)和無線通信控制器(例如無線網(wǎng)絡(luò))設(shè)計(jì)的。對(duì)于那些熟悉Cortex-M系列CPU的嵌入式應(yīng)用開發(fā)者來說,Cortex-M7基于Cortex-M架構(gòu),從架構(gòu)上兼容從Cortex-M0以來的所有產(chǎn)品(圖1)。
圖1
ARM Cortex-M7處理器特性
Cortex-M7包含六階段的超標(biāo)量流水線,并和緊耦合內(nèi)存、高速緩存和大內(nèi)存支持選項(xiàng)集成在一起以提供整數(shù)、浮點(diǎn)和DSP處理能力并保證確定性的行為。Cortex-M7先進(jìn)的流水線能提供相對(duì)于Cortex-M4更高的性能,允許在每個(gè)時(shí)鐘周期執(zhí)行兩條指令。
Cortex-M7開發(fā)的一大重點(diǎn)是相對(duì)于之前的Cortex-M系列處理器提高IPC(instructions-per-clock)效率。Cortex -M7是Cortex-M家族中第一個(gè)提高最高64KB指令和數(shù)據(jù)緩存選項(xiàng)的處理器,高速緩存能提供對(duì)更大的存儲(chǔ)器系統(tǒng)的有效操作(外存通常比處理器慢很多)。此外還添加了緊耦合內(nèi)存接口,集成ECC支持。對(duì)內(nèi)存的快速訪問使得高速中斷處理和實(shí)時(shí)應(yīng)用處理成為可能。這樣的集成使得工程師們可以在內(nèi)部緩存中執(zhí)行大部分代碼,以減少對(duì)外部存儲(chǔ)器讀寫訪問,從而降低功耗。
Cortex-M7也提供了對(duì)每個(gè)內(nèi)部緩存單元增加ECC支持的選項(xiàng),以提高系統(tǒng)的可靠性。對(duì)于給定解決方案,如果某個(gè)內(nèi)存位置的單個(gè)比特值被破壞,該數(shù)據(jù)可被校正和恢復(fù)。除了ECC,存儲(chǔ)器系統(tǒng)也可以通過可選的存儲(chǔ)器保護(hù)單元(MPU)設(shè)定8或16個(gè)區(qū)域?yàn)槭鼙Wo(hù)區(qū)域以增強(qiáng)系統(tǒng)可靠性。
為了支持提高了的CPU處理能力,內(nèi)存系統(tǒng)也從32位AXI總線改進(jìn)為64位AXI總線,64位AXI比32位AXI提供了更大的帶寬,并支持多個(gè)outstanding transfer以最大化系統(tǒng)性能。為了易于集成在先前的Cortex-M設(shè)計(jì)中使用的傳統(tǒng)外圍設(shè)備,還有一個(gè)可選的低延遲AHB外設(shè)總線接口。為了允許靈活的中斷管理和低中斷延遲,集成嵌套矢量中斷控制器(NVIC)用1到240個(gè)中斷,以及3至8位可編程優(yōu)先級(jí)寄存器實(shí)現(xiàn)與處理器的緊密集成。此外,還有ETM支持,專為CoreSight(ARM支持全系統(tǒng)調(diào)試和跟蹤的架構(gòu))設(shè)計(jì)。
Cortex-M7包含的雙精度支持可選項(xiàng),進(jìn)一步擴(kuò)大了Cortex-M家族的浮點(diǎn)能力。如果FPU存在時(shí),還支持整數(shù)和浮點(diǎn)指令的并發(fā)。鑒于存在大量基于Cortex-M7的MCU應(yīng)用,它還具有完全的強(qiáng)大的調(diào)試功能,以及可選的全指令和數(shù)據(jù)跟蹤支持。對(duì)已經(jīng)使用了Cortex-M4處理器的設(shè)備,在應(yīng)用對(duì)性能的要求提高時(shí),前述特性使得Cortex-M7成為一種極具吸引力的解決方案。
遷移設(shè)計(jì)到Cortex-M7
鑒于大多數(shù)嵌入式工程師和開發(fā)人員都熟悉Cortex-M4,讓我們來看看Cortex-M7帶來的一些軟件開發(fā)的優(yōu)點(diǎn)。從開發(fā)者的角度來看,在Cortex-M7支持所有的Cortex-M4處理器指令,并使用相同的中斷模型來處理異常。在大多數(shù)情況下,針對(duì)Cortex-M4處理器編寫的程序代碼應(yīng)該可以在Cortex-M7處理器上沒有任何問題地運(yùn)行。但是,在有些情況下可能需要做一些改動(dòng),軟件開發(fā)人員必須了解這些改動(dòng)以減少把應(yīng)用程序從Cortex-M4遷移到Cortex-M7所需的時(shí)間。
為了獲得Cortex-M7處理器的最佳性能,一些C編譯器和運(yùn)行時(shí)庫已經(jīng)進(jìn)行了優(yōu)化和更新(圖2)。此外,由于相當(dāng)多的Cortex-M7相對(duì)于Cortex-M4在調(diào)試系統(tǒng)上的變化,軟件開發(fā)者必須更新他們的工具鏈,以在基于Cortex-M7的微控制器產(chǎn)品上調(diào)試應(yīng)用程序。在某些情況下,調(diào)試適配器上的固件可能還需要更新。因此,強(qiáng)烈建議更新到最新的開發(fā)工具鏈。
圖2
相對(duì)于Cortex-M4的2倍性能改進(jìn)
通常情況下,把軟件從Cortex-M4遷移到Cortex-M7處理器時(shí),需要完成以下改動(dòng):
(1)、更新CMSIS- CORE頭文件為Cortex-M7對(duì)應(yīng)的頭文件。對(duì)應(yīng)Cortex-M7處理器的CMSIS-CORE頭文件包含在CMSIS 4.2之后的版本中。(最新的CMSIS可以從www.arm.com/cmsis獲得。)
(2)、更新CMSIS-DSP庫為Cortex-M7定制版本。Cortex-M7定制版本為Cortex-M7處理器的流水線行為進(jìn)行了優(yōu)化,因此可以提供更高的性能。
(3)、進(jìn)行緩存配置的新API包含在CMSIS-CORE頭文件中。如果正在使用的Cortex-M7裝置經(jīng)由AXI接口從慢速存儲(chǔ)器(例如Flash)執(zhí)行程序,應(yīng)該啟用高速緩存以獲得更好的性能。
此外,所有的代碼應(yīng)該被重編譯以允許編譯器針對(duì)Cortex-M7處理器流水線更好地優(yōu)化指令序列。在某些情況下,可能在運(yùn)行時(shí)需要額外的緩存維護(hù)操作。例如,在處理器和外設(shè)DMA控制器共享一塊帶緩存的內(nèi)存時(shí),必須進(jìn)行適當(dāng)?shù)木彺婢S護(hù)操作以保證內(nèi)存一致性。
評(píng)論