新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 利用物理綜合與優(yōu)化提升設計性能

利用物理綜合與優(yōu)化提升設計性能

——
作者: 時間:2007-01-26 來源:《世界電子元器》 收藏

工藝技術的發(fā)展極大地提高了 fpga 器件的密度,多個賽靈思 virtex 系列產品中都包含了超過1 百萬系統(tǒng)門的器件。器件密度的提高和300mm晶圓片的使用,為 fpga 批量生產創(chuàng)造了條件。

本文引用地址:http://butianyuan.cn/article/20954.htm

過去只能使用 asic 來實現的設計現在可以在可編程器件中實現了。最大的 90 nm virtex-4 器件提供了超過 200,000 個邏輯單元、6 mb 的塊 ram和接近 100 個 的dsp 塊。但是如何有效地利用這些器件中的資源,創(chuàng)造出滿足性能要求的設計,也是極具挑戰(zhàn)性的工作。幸運的是,今天的 eda 軟件工具已經發(fā)展到能夠應對這些挑戰(zhàn)了。

邏輯優(yōu)化、邏輯布局和最小化互連延遲對實現系統(tǒng)性能的最大化都是非常重要的。時序驅動綜合技術對設計性能提供了重大改進。影響時序驅動綜合性能的限制因素是估計布線延遲的精度。

物理綜合 基于物理布局和布線信息進行綜合 是有效解決這些問題的一項前沿技術。物理綜合與優(yōu)化把綜合引入到網表生成后的實現決策中,從而進一步擴展了這一技術。這將允許在實現時根據實際的布局布線信息對綜合映射與打包決策進行動態(tài)復查。

物理綜合與優(yōu)化的優(yōu)點

邏輯層次之間的互連延遲受邏輯單元布局的接近性、布線擁塞和網絡之間對快速布線資源的局部競爭的影響。解決這一問題的方法是在映射、布局和布線期間重新審查綜合決策。在映射階段,可以根據每個時序路徑的緊急程度對網表進行重新優(yōu)化、打包和布局。這一方法減少了達到時序收斂所需的實現次數。 物理綜合與優(yōu)化流程

賽靈思 ise 軟件提供了多個實現物理綜合與優(yōu)化的軟件選項??梢愿鶕O計的具體需求進行選擇。

定義時序要求

進行有效物理綜合的最重要一步是建立準確全面的時序約束。有了這些約束,實現工具就能基于可靠信息做出決策,從而改善總體效果。另外,對那些具有嚴格要求的時鐘和i/o引腳進行約束,能夠大大減輕剩余設計部分的工作。

定義這些時序約束的最輕松途徑是使用 constraints editor。這一圖形工具允許您輸入時鐘頻率、多周期與虛假路徑 (false path) 約束、i/o 時序要求,以及大量其他澄清性要求。約束被寫入一個用戶約束文件 (ucf) 中,用戶文件可在任何文本編輯器中進行編輯。

如果未提供用戶定義的時序約束,ise.8.1i 軟件提供了一個新功能,將自動為每個內部時鐘生成時序約束。在“性能評估模式 (pem)”中,用戶可以在不必提供時序目標的情況下,獲得高性能的物理綜合與優(yōu)化效果。

運行全局優(yōu)化

對于包含 ip 核或其他網表的設計,轉換 (ngdbuild) 階段后生成的 ngd 文件代表整個設計第一次被完整編譯。全局優(yōu)化是在7.1.01i 版本 map中增加的一項新功能,將進行完整設計的組裝,并嘗試通過重新優(yōu)化組合與寄存器邏輯來提高設計性能。全局優(yōu)化(命令行鍵入 map-global_opt)可提高設計時鐘頻率平均 7%。

還有兩個選項可以讓用戶在此階段進一步控制優(yōu)化的完成:一是時序調整 (map -retiming),能前后移動寄存器以平衡組合邏輯延遲;另一個是等效寄存器刪除(map-equivalent_register_removal),能通過冗余功能性刪除寄存器。

允許時序驅動打包與布局

時序驅動打包與布局是物理綜合實現流程的核心。當用戶采用時序調整這個選項 (map -timing)時,布局布線的布局階段將在 map 中完成,允許在初始結果未達最優(yōu)時對打包決策進行重新審查。時序驅動打包迭代流程替換了無關邏輯打包(unrelated logic packing)。

賽靈思物理綜合與優(yōu)化中包含不同級別的優(yōu)化。第一級優(yōu)化是在 ise 6.1i 軟件中引入的,從進行邏輯變換開始,其中包括扇出控制、邏輯復制、擁塞控制,以及改進的延遲估計。這些例程使設計實現了更高效的打包和布局,達到了更快的時鐘頻率和更高密度的邏輯利用率。

下一級增加了邏輯與寄存器優(yōu)化;map 可重新安排單元以改進關鍵路徑延遲。這些變換為滿足設計時序要求提供了極大的靈活性。這里使用了大量不同技術(包括內部引腳交換、基本單元切換以及邏輯重組)將物理單元轉換成邏輯上等效的不同結構,以滿足設計要求。 ise 8.1i 軟件引入了另外一級物理綜合:組合邏輯優(yōu)化。該-logic_opt 開關將開啟一個流程,對設計中的所有組合邏輯進行檢查。通過給定的布局和時序信息,用戶可以對優(yōu)化 lut 結構做出更可靠的決策,以改進總體設計。

物理綜合與優(yōu)化示例

邏輯復制:如果一個 lut 或觸發(fā)器驅動多個負載,而這些負載中有一個或多個負載的放置位置離驅動源的距離太遠而無法滿足時序要求時,可以復制該 lut 或觸發(fā)器并放置在靠近該組負載的地方,從而減小布線延遲(圖 1)。

邏輯重組:如果關鍵路徑跨越多個切片中的多個 lut,可利用較少的切片對該邏輯進行重新組織,采用時序上更高效的 lut 與多路轉換器組合來降低該路徑所需的布線資源(圖 2)。

基本單元切換:如果一項功能建立在 lut 和多路轉換器的基礎上,物理綜合與優(yōu)化可對該功能進行重新安排,將最快的路徑(一般通過多路轉換器選擇引腳)分配給最關鍵的信號(圖 3)。
引腳交換:lut 的每個輸入引腳可能有不同的延遲,所有 map 擁有交換引腳(以及關聯的 lut 等式)的能力,以便將最關鍵的信號放置在最快的引腳上(圖 4)。

結論

賽靈思工具集中的物理綜合與優(yōu)化功能將進一步走向成熟,并隨著每個軟件版本的發(fā)布進行擴展。伴隨效果質量的改進,用戶可以期待著對優(yōu)化類型的更多控制。其他計劃中的強化措施還包括:在再優(yōu)化階段考慮更多設計單元(例如允許將寄存器移入和移出 i/o 塊或塊 ram 和 dsp 塊等專門功能),以及將布線階段包含進物理綜合迭代過程等。

賽靈思 ise 軟件中的物理綜合與優(yōu)化工具,能使用戶在fpga設計實施的打包和布局階段,對 fpga 設計的結構進行重新檢查。給定的時序約束和物理版圖信息,以及在映射和布局布線階段優(yōu)化綜合決策,可以極大地改進設計效果。



關鍵詞:

評論


相關推薦

技術專區(qū)

關閉