新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 賽靈思FPGA全局時鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解

賽靈思FPGA全局時鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解

作者: 時間:2014-02-14 來源:摘自《電子發(fā)燒友》 收藏

  1)DLL模塊

本文引用地址:http://butianyuan.cn/article/221556.htm

  DLL 主要由一個延時線和控制邏輯組成。延時線對時鐘輸入端CLKIN產(chǎn)生一個延時,時鐘分布網(wǎng)線將該時鐘分配到器件內(nèi)的各個寄存器和時鐘反饋端CLKFB;控制邏輯在反饋時鐘到達時采樣輸入時鐘以調(diào)整二者之間的偏差,實現(xiàn)輸入和輸出的零延時,如圖3所示。具體工作原理是:控制邏輯在比較輸入時鐘和反饋時鐘的偏差后,調(diào)整延時線參數(shù),在輸入時鐘后不停地插入延時,直到輸入時鐘和反饋時鐘的上升沿同步,鎖定環(huán)路進入“鎖定”狀態(tài),只要輸入時鐘不發(fā)生變化,輸入時鐘和反饋時鐘就保持同步。DLL可以被用來實現(xiàn)一些電路以完善和簡化系統(tǒng)級設(shè)計,如提供零傳播延遲,低時鐘相位差和高級時鐘區(qū)域控制等。

DLL模塊

  在芯片中,典型的DLL標準原型如圖4所示,其管腳分別說明如下:

在Xilinx芯片中,典型的DLL標準原型如圖4所示

  CLKIN(源時鐘輸入):DLL輸入,通常來自IBUFG或BUFG。

  CLKFB(反饋時鐘輸入):DLL時鐘反饋信號,該反饋信號必須源自CLK0或CLK2X,并通過IBUFG或BUFG相連。

  RST(復(fù)位):控制DLL的初始化,通常接地。

  CLK0(同頻信號輸出):與CLKIN無相位偏移;CLK90與CLKIN 有90度相位偏移;CLK180與CLKIN 有180度相位偏移;CLK270與CL KIN有270度相位偏移。

  CLKDV(分頻輸出):DLL輸出,是CLKIN的分頻。DLL支持的分頻系數(shù)為1.5,2,2.5,3,4,5,8 和16。

  CLK2X(兩倍信號輸出):CLKIN的2倍頻時鐘信號。

  LOCKED(輸出鎖存):為了完成鎖存,DLL可能要檢測上千個時鐘周期。當DLL完成鎖存之后,LOCKED有效。

  在 設(shè)計中,消除時鐘的傳輸延遲,實現(xiàn)高扇出最簡單的方法就是用DLL,把CLK0 與CLKFB相連即可。利用一個DLL可以實現(xiàn)2倍頻輸出,如圖5所示。利用兩個DLL 就可以實現(xiàn)4倍頻輸出,如圖6所示。

利用兩個DLL 就可以實現(xiàn)4倍頻輸出

  2)數(shù)字頻率合成器

  DFS 可以為系統(tǒng)產(chǎn)生豐富的頻率合成時鐘信號,輸出信號為CLKFB和CLKFX180,可提供輸入時鐘頻率分數(shù)倍或整數(shù)倍的時鐘輸出頻率方案,輸出頻率范圍為 1.5~320 MHz(不同芯片的輸出頻率范圍是不同的)。這些頻率基于用戶自定義的兩個整數(shù)比值,一個是乘因子(CLKFX_ MULTIPLY),另外一個是除因子(CLKFX_ DIVIDE),輸入頻率和輸出頻率之間的關(guān)系為:

  比如取CLKFX_MULTIPLY = 3,CLKFX_DIVIDE = 1,PCB上源時鐘為100 MHz,通過 3倍頻后,就能驅(qū)動時鐘頻率在300 MHz的,從而減少了板上的時鐘路徑,簡化板子的設(shè)計,提供更好的信號完整性。

fpga相關(guān)文章:fpga是什么


鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: Xilinx FPGA RAM DCM 時鐘信號

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉