新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的ARM并行總線設(shè)計(jì)與仿真分析

基于FPGA的ARM并行總線設(shè)計(jì)與仿真分析

作者:李壽強(qiáng) 時間:2014-02-14 來源:摘自《電子發(fā)燒友》 收藏

  在數(shù)字系統(tǒng)的設(shè)計(jì)中,+的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;主要實(shí)現(xiàn)系統(tǒng)的流程控制。人機(jī)交互。外部通信以及控制等功能。I2C、SPI等串行總線接口只能實(shí)現(xiàn)FPGA和之間的低速通信; 當(dāng)傳輸?shù)臄?shù)據(jù)量較大。要求高速傳輸時,就需要用并行總線來進(jìn)行兩者之間的高速數(shù)據(jù)傳輸。

本文引用地址:http://www.butianyuan.cn/article/221575.htm

  下面基于ARM處理器LPC2478 以及FPGA器件EP2C20Q240,以ARM外部總線的讀操作時序?yàn)槔?,研究兩者之間高速傳輸?shù)牟⑿锌偩€;其中,為32位;并在FPGA內(nèi)部構(gòu)造了1024x32bits的SRAM高速存儲緩沖器,以便于ARM處理器快速讀寫FPGA內(nèi)部數(shù)據(jù)。

  1 ARM并行總線的工作原理

  ARM處理器LPC2478的外部并行總線由24根地址總線。32根和若干讀寫、片選等控制信號線組成。根據(jù)系統(tǒng)需求,寬度還可以配置為8位,16位和32位等幾種工作模式。

  在本設(shè)計(jì)中,用到ARM外部總線的信號有:CS.WE.OE.[310].ADDR[230].BLS等。CS為片選信號,WE為寫使能信號,OE 為讀使能信號,為數(shù)據(jù)總線,ADDR地址總線,BLS為字節(jié)組選擇信號。ARM的外部總線讀操作時序圖,分別如圖1所示。

ARM的外部總線讀操作時序圖

  根據(jù)ARM外部并行總線操作的時序,ARM外部總線的讀寫操作均在CS為低電平有效的情況下進(jìn)行。由于讀操作和寫操作不可能同時進(jìn)行,因此WE和OE信號不能同時出現(xiàn)低電平的情況。

  數(shù)據(jù)總線是雙向的總線,要求FPGA也要實(shí)現(xiàn)雙向數(shù)據(jù)的傳輸。在時序圖中給出了時序之間的制約關(guān)系,設(shè)計(jì)FPGA時應(yīng)該滿足ARM信號的建立時間和保持時間的要求,否則可能出現(xiàn)讀寫不穩(wěn)定的情況。

  2 FPGA的并行總線設(shè)計(jì)

  2.1 FPGA的端口設(shè)計(jì)

  FPGA 和ARM之間的外部并行總線連接框圖,如圖2所示。由于FPGA內(nèi)部的SRAM存儲單元為32位,不需要進(jìn)行字節(jié)組的選擇,因此BLS信號可以不連接。為了便于實(shí)現(xiàn)ARM和FPGA之間數(shù)據(jù)的快速傳輸,F(xiàn)PGA內(nèi)部的SRAM既要與ARM處理器進(jìn)行讀寫處理,還要跟FPGA內(nèi)部的其他邏輯模塊進(jìn)行數(shù)據(jù)交換,因此SRAM采用雙口RAM來實(shí)現(xiàn)。

FPGA 和ARM之間的外部并行總線連接框圖

  從端口的方向特性看,DATA端口是INOUT(雙向)方式,其余端口均為IN(輸入)方式。從端口的功能看,clk20m是全局時鐘,在實(shí)現(xiàn)時應(yīng)采用 FPGA的全局時鐘網(wǎng)絡(luò),這樣可以有效減少時鐘延時,保證FPGA時序的正確性。ADDR是16位的地址總線,由ARM器件輸入到FPGA。DATA是 32位的雙向數(shù)據(jù)總線,雙向總線的設(shè)計(jì)是整個設(shè)計(jì)的重點(diǎn)。OE為ARM輸入到FPGA的讀使能信號。

fpga相關(guān)文章:fpga是什么



上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉