一種基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計
2.4 電機(jī)控制模塊
本設(shè)計中用到的電機(jī)為直流電機(jī),控制著導(dǎo)盲儀的運(yùn)動,以及超聲波傳感器的循環(huán)掃描和攝像頭的動態(tài)攝取,運(yùn)用工程整定方法,通過試驗,然后按照工程經(jīng)驗公式對控制器參數(shù)進(jìn)行整定,由控制器輸出控制各個電機(jī)協(xié)調(diào)運(yùn)動,可以實(shí)現(xiàn)導(dǎo)盲儀的自動運(yùn)動及多個超聲波測量儀的平面覆蓋式掃描,消除掃描中的死角。測速電路用于測量導(dǎo)盲小車的速度,反饋電路輸出控制調(diào)速系統(tǒng)可控制預(yù)先設(shè)定的速度。
2.5 短信息發(fā)送功能
能夠?qū)⒚と擞龅降那闆r的描述自動發(fā)送給其家人。短信息的發(fā)送需要GSM模塊和FPGA處理器共同協(xié)作完成。發(fā)送中文短信采用PDU模式Unicode編碼方式,將所要發(fā)送的信息存儲在SIM卡中。發(fā)送過程中,FPGA通過發(fā)送及接收AT命令與GSM模塊形成回路,通過AT命令實(shí)現(xiàn)對GSM模塊的操作。通過簡單的按鍵分配各個對應(yīng)的信息內(nèi)容,能夠使不同的信息通過短信息模塊發(fā)送。
3 結(jié) 語
本設(shè)計基于FPGA技術(shù)在Altera公司的DEl開發(fā)平臺進(jìn)行開發(fā),設(shè)計中需要大量進(jìn)行實(shí)時圖像處理,波形處理,以及多個進(jìn)程的并行處理,對處理器的性能要求比較高,而基于Altera NiosⅡ可以很好地滿足算法的速度和精度的雙重要求。同時豐富的IP盒可供直接使用,方便高效。在設(shè)計構(gòu)架過程中,需要將Avalon總線上各個IP的時序進(jìn)行綜合,方便FPGA處理器進(jìn)行處理,避免錯誤和損失。同時,如何提高導(dǎo)盲系統(tǒng)的魯棒性也是一個值得解決的有意義的工作。
評論