新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設(shè)計

對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設(shè)計

作者: 時間:2009-12-23 來源:網(wǎng)絡(luò) 收藏

  其中CLK(時鐘)、RST(復(fù)位)、A(外部授時信號)、B(自產(chǎn)生信號)為輸入信號。Y為輸出信號,即中斷信號。仿真結(jié)果如圖4所示。

仿真結(jié)果

  4 時間精度

  外部授時信號大多為1秒周期的秒脈沖信號,這時系統(tǒng)獲得的時間只能精確到秒。在需要獲得精確度更高的時間信息時,可利用中的計數(shù)器等來實現(xiàn)設(shè)計。見下面所示:

程序

程序



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉