新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設(shè)計

對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設(shè)計

作者: 時間:2009-12-23 來源:網(wǎng)絡(luò) 收藏

  其中clk(時鐘)、clk_20μs(20μs周期時鐘)、rst(復(fù)位)、int(外部信號)、cs(鎖存當(dāng)前計數(shù)值)為輸入信號。count_out為輸出的16位二進(jìn)制計數(shù)值(eount out[15..0])。本功能能夠給出20μs精度的計數(shù),在秒脈沖到來時(上升沿)產(chǎn)生中斷,同時啟動計數(shù)器,為20μs一次的計數(shù),最大計數(shù)值為50000。計數(shù)值存入寄存器,可隨時讀取當(dāng)前計數(shù)值,得出計數(shù)值后可換算成ms等其它值。其仿真結(jié)果如圖5所示。

仿真結(jié)果

  5 結(jié)束語

  利用完成了模塊功能要求的設(shè)計,經(jīng)在工程項目中使用驗證,其功能完全滿足要求。設(shè)計中使用的(EPM7256SRl208一lO)是一種高性能的CMOS EEPROM器件,通過4個引腳的JTAG接口能夠進(jìn)行在線編程,在開發(fā)過程中實現(xiàn)了快速有效的重復(fù)編程。借助其可重復(fù)編程使用的靈活性,通過改寫內(nèi)部邏輯來實現(xiàn)不同的功能需求,避免了硬件的重復(fù)設(shè)計,縮短了設(shè)計周期,適應(yīng)了發(fā)展的需要。


上一頁 1 2 3 4 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉