新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 采用FPGA實(shí)現(xiàn)視頻監(jiān)視

采用FPGA實(shí)現(xiàn)視頻監(jiān)視

作者: 時(shí)間:2009-05-11 來源:網(wǎng)絡(luò) 收藏

高性能

性能不僅體現(xiàn)在壓縮上,還體現(xiàn)在預(yù)處理和后處理功能上。事實(shí)上,在很多情況下,這些功能要比壓縮算法本身對(duì)性能的影響更大。這類功能的例子包括縮放、去隔行、濾波和色彩空間轉(zhuǎn)換等。

對(duì)于視頻監(jiān)視,對(duì)高性能的要求排除了單處理器體系結(jié)構(gòu),因?yàn)橐粋€(gè)器件無法滿足性能要求。目前最好的1GHz DSP無法進(jìn)行H.26? HD解碼,而H.26? HD編碼要比解碼復(fù)雜10倍。是唯一能夠解決這一矛盾的可編程方案。在某些情況下,最好的解決方案是結(jié)合和外部DSP處理器。

靈活性支持了產(chǎn)品快速面市,方便了產(chǎn)品更新

當(dāng)技術(shù)快速發(fā)展時(shí),體系結(jié)構(gòu)必須足夠靈活,能夠方便的進(jìn)行更新。在這些應(yīng)用中無法使用標(biāo)準(zhǔn)單元ASIC和ASSP。ASSP一般針對(duì)大批量消費(fèi)類市場(chǎng),產(chǎn)品容易過時(shí),對(duì)大部分應(yīng)用而言,選擇ASSP的風(fēng)險(xiǎn)較大。

低開發(fā)成本

考慮到掩模、晶片、軟件、設(shè)計(jì)驗(yàn)證和布板等成本,開發(fā)一個(gè)典型90nm標(biāo)準(zhǔn)單元ASIC的成本會(huì)高達(dá)3千萬美金。只有產(chǎn)量非常大的消費(fèi)類市場(chǎng)能夠解決如此昂貴的開發(fā)成本。

低成本AUP移植途徑

隨著標(biāo)準(zhǔn)的穩(wěn)定和產(chǎn)量的提高,應(yīng)該具備低成本移植途徑。這通常意味著市場(chǎng)關(guān)注的ASSP或者標(biāo)準(zhǔn)單元定制ASIC器件。然而,定制芯片成本不斷攀升,只有在大批量消費(fèi)類應(yīng)用中采用這些方案才具有一定的經(jīng)濟(jì)性。大部分視頻和圖像芯片公司的主要業(yè)務(wù)包括視頻攝錄機(jī)、機(jī)頂盒、數(shù)字照相機(jī)、蜂窩電話等便攜式產(chǎn)品,以及LCD TV和監(jiān)視器等。因此,如果設(shè)計(jì)的產(chǎn)品批量不大,那么最好考慮,它不像ASSP那樣只針對(duì)特定的功能,由于產(chǎn)品很有可能過時(shí),即使當(dāng)時(shí)最好的解決方案也可能是風(fēng)險(xiǎn)很高的選擇。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉