新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 采用FPGA實現(xiàn)視頻監(jiān)視

采用FPGA實現(xiàn)視頻監(jiān)視

作者: 時間:2009-05-11 來源:網絡 收藏

/結構化ASIC實現(xiàn)類似ASSP的功能

隨著解決方案的增多,Altera及其合作伙伴以或者結構化ASIC的形式提供ASSP功能。例如ATEME的H.26?普通質量標準清晰度編碼器產品。采用這一產品后,客戶可以象ASSP那樣使用,其優(yōu)于傳統(tǒng)ASSP之處在于FPGA方案發(fā)展迅速,沒有過時的風險。

DSP設計流程

對于定制開發(fā),Altera提供最佳的DSP設計流程,可以采用不同的方法進行設計,包括VHDL/Verilog、基于模型的設計和基于C語言的設計。Altera的視頻和圖像處理套件能夠應用于這些設計流程中。Altera和The MathWorks合作開發(fā)了全面的DSP開發(fā)流程,使設計人員能夠充分利用Altera? FPGA的價格/性能優(yōu)勢以及Simulink、The MathWorks基于模型的設計工具等。Altera的DSP Builder是一種DSP開發(fā)工具,它結合了Simulink和Altera業(yè)界領先的Quartus? II開發(fā)軟件。DSP Builder提供無縫設計流程,設計人員在MATLAB軟件中進行算法開發(fā),在Simulink軟件中進行系統(tǒng)級設計,然后將設計導入至硬件描述語言(HDL)文件,供Quartus II軟件使用。DSP Builder工具和SOPC Builder工具緊密集成,使用戶能夠結合Simulink設計和Altera嵌入式處理器以及知識產權內核來構建系統(tǒng)。對于那些在可編程邏輯設計軟件上經驗還不夠的設計人員而言,這種開發(fā)流程簡單易用,非常直觀。視頻和圖像處理套件

視頻和圖像處理套件含有9個功能模塊,其參數在某些情況下可以動態(tài)調整。表2總結了這些功能。



評論


相關推薦

技術專區(qū)

關閉