新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > Cypress今日推出兩款全新架構(gòu)產(chǎn)品

Cypress今日推出兩款全新架構(gòu)產(chǎn)品

作者: 時(shí)間:2009-09-15 來(lái)源:電子產(chǎn)品世界 收藏

  賽普拉斯半導(dǎo)體公司今日推出兩款全新架構(gòu)產(chǎn)品,使得其®可編程片上系統(tǒng)的性能大大提升,極大地?cái)U(kuò)展了全球獨(dú)一無(wú)二的可編程模擬和數(shù)字嵌入式平臺(tái),在8、16和32bit應(yīng)用中同時(shí)實(shí)現(xiàn)了無(wú)與倫比的上市速度、集成度和靈活性。這一新型可編程模擬和數(shù)字嵌入式設(shè)計(jì)平臺(tái)由革命性的 Creator™集成開發(fā)環(huán)境提供支持,它開創(chuàng)性地將基于電路圖的設(shè)計(jì)與全部測(cè)試過(guò)的、預(yù)先打包好的模擬和數(shù)字外設(shè)庫(kù)結(jié)合起來(lái),通過(guò)直觀的向?qū)Ш虯PI即可進(jìn)行客戶化設(shè)計(jì),實(shí)現(xiàn)特殊的設(shè)計(jì)要求。 Creator使得工程師們能按照自己的思考方式進(jìn)行設(shè)計(jì),從而大大縮短了產(chǎn)品上市時(shí)間。

本文引用地址:http://butianyuan.cn/article/98140.htm

  PSoC 3 和 PSoC 5中獨(dú)特的可編程模擬和數(shù)字外設(shè),以及高性能8-bit和32-bit MCU子系統(tǒng),使其能夠在諸如馬達(dá)控制、智能供電和電源管理、人機(jī)界面(如®觸摸感應(yīng))、LCD節(jié)段顯示、圖形控制,以及音頻/語(yǔ)音處理、通訊協(xié)議等等應(yīng)用中大顯身手。這些新的性能極大地拓展了PSoC的應(yīng)用市場(chǎng)范圍,包括工業(yè)、醫(yī)療、汽車、通訊和消費(fèi)電子設(shè)備等等。PSoC可應(yīng)用的市場(chǎng)現(xiàn)在可以達(dá)到150億美元,涵蓋8、16、32bit應(yīng)用和精確模擬市場(chǎng)。

  全新的PSoC 3 和 PSoC 5架構(gòu)包含了高精度可編程模擬資源,可以配置為ADC、DAC、TIA、混合器、PGA、運(yùn)放以及其他模擬器件。除此之外,還包括增強(qiáng)型的基于可編程邏輯的數(shù)字資源,可配置為8-, 16-, 24- 和 32-bit計(jì)時(shí)器、計(jì)數(shù)器、PWM以及更多高級(jí)數(shù)字外設(shè),例如循環(huán)冗余校驗(yàn)(CRC)、偽隨機(jī)順序(PRS)發(fā)生器,以及正交調(diào)幅解碼器。PSoC 3 和 PSoC 5所擁有的基于PLD的全功能通用邏輯使設(shè)計(jì)者們擁有了獨(dú)特的能力,可以對(duì)這一數(shù)字系統(tǒng)進(jìn)行客戶化設(shè)計(jì)。這一新架構(gòu)還支持多種通訊接口,包括全速USB, I2C, SPI, UART, CAN, LIN和 I2S。

  新型PSoC 3 和 PSoC 5架構(gòu)由高性能、工業(yè)標(biāo)準(zhǔn)的處理器提供支持。PSoC3架構(gòu)基于一個(gè)新的高性能8bit 8051處理器,運(yùn)算速度最高可達(dá)33 MIPS;而PSoC5架構(gòu)則囊括了一個(gè)32bit ARM Cortex-M3處理器,運(yùn)算速度最高可達(dá)100 DMIPS。因提供了業(yè)界最寬泛的5.5V 到 0.5V的電壓范圍和低至200nA的休眠電流,這兩種架構(gòu)均可滿足極低功耗應(yīng)用的要求。PSoC3和PSoC5提供了從8-bit到32-bit架構(gòu)、具有管腳和API兼容性的無(wú)縫可編程設(shè)計(jì)平臺(tái),而且擁有可編程通路,允許任何模擬或數(shù)字信號(hào)分配到任何通用I/O,從而簡(jiǎn)化了電路板布局。這一功能可以將LCD節(jié)段顯示和信號(hào)引至任何GPIO管腳。

  賽普拉斯總裁兼CEO T.J. Rodgers認(rèn)為:“這些新系列產(chǎn)品,加上革命性的PSoC Creator軟件,將改變嵌入式設(shè)計(jì)者解決問(wèn)題的方式。PSoC3和PSoC5架構(gòu)所擁有的高性能MCU的計(jì)算能力、獨(dú)立模擬器件的精度和PLD的靈活性,加上強(qiáng)大易用的設(shè)計(jì)環(huán)境,構(gòu)成了可擴(kuò)展的平臺(tái)。這一組合率先為8、16、32bit應(yīng)用的設(shè)計(jì)者們提供了靈活性、集成度和真正的“系統(tǒng)級(jí)”可編程性。“

  德克薩斯州奧斯丁市Objective Analysis公司的首席分析師Tom Starnes說(shuō):“PSoC是個(gè)獨(dú)一無(wú)二的架構(gòu),它使可編程的概念超越了處理器指令,對(duì)外設(shè)進(jìn)行配置并定制數(shù)字功能。加上超越其他MCU的片內(nèi)精確模擬功能,這些高集成度的PSoC比任何其他芯片的可編程性都要高。該系列中精確模擬與ARM Cortex處理器的加入將能滿足任何現(xiàn)代應(yīng)用對(duì)性能的要求。“

  新型PSoC3和PSoC5架構(gòu)的功能

  可編程精確模擬子系統(tǒng)

  • Delta-Sigma ADC精度可達(dá)20-bit
  • 12-bit SAR ADC的采樣率高達(dá)1 MSPS
  • 在工業(yè)溫度和電壓范圍內(nèi),參考電壓精確度可達(dá)+/- 0.1%
  • 最多4個(gè)8 bit精度、8 Msps的DAC;1~50倍PGA;具有25mA驅(qū)動(dòng)能力的通用運(yùn)放;最多4個(gè)響應(yīng)時(shí)間為30ns的比較器
  • 類似DSP的數(shù)字濾波,可用于儀器儀表和醫(yī)學(xué)信號(hào)處理
  • PSoC Creator軟件中預(yù)先配置好的大型模擬外設(shè)庫(kù)
  • 所有器件均支持®功能

  可編程高性能數(shù)字子系統(tǒng)

  • “通用數(shù)字模塊“陣列(UDB),每個(gè)均包含未定義邏輯(PLD)、結(jié)構(gòu)邏輯(數(shù)據(jù)通道)以及通往其他UDB、I/O和外設(shè)的靈活通路
  • PSoC Creator軟件中預(yù)先設(shè)置好的大型數(shù)字外設(shè)庫(kù),如8-, 16-, 24- 和 32-bit 計(jì)時(shí)器、計(jì)數(shù)器和PWM
  • 通過(guò)基于PLD的全功能通用邏輯可將數(shù)字系統(tǒng)進(jìn)行客戶化
  • 高速連接:全速USB, I2C, SPI, UART, CAN, LIN, I2S
負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理
離子色譜儀相關(guān)文章:離子色譜儀原理

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: Cypress PSoC CapSense

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉