首頁(yè) > 新聞中心 > 汽車(chē)電子 > 動(dòng)力總成
可編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)與無(wú)錫國(guó)家高新技術(shù)產(chǎn)業(yè)開(kāi)發(fā)區(qū)管理委員會(huì)今天共同宣布成立無(wú)錫國(guó)家集成電路設(shè)計(jì)基地FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無(wú)錫國(guó)家集成電路設(shè)計(jì)基地—賽靈......
任何一個(gè)從事后看來(lái)很成功的新事物從誕生到發(fā)展壯大都不可避免地經(jīng)歷過(guò)艱難的歷程并可能成為被研究的案例,F(xiàn)PGA也不例外。1985年,當(dāng)全球首款FPGA產(chǎn)品——XC2064誕生時(shí),注定要......
引 言 隨著計(jì)算機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來(lái)越廣泛,計(jì)算機(jī)通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來(lái)串/并轉(zhuǎn)換和位計(jì)數(shù)等問(wèn)題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)......
1 引 言 隨著數(shù)字通信和工業(yè)控制領(lǐng)域的高速發(fā)展,要求專(zhuān)用集成電路(ASIC)的功能越來(lái)越強(qiáng),功耗越來(lái)越低,生產(chǎn)周期越來(lái)越短,這些都對(duì)芯片設(shè)計(jì)提出了巨大的挑戰(zhàn),傳......
數(shù)字信號(hào)處理(DSP)是一門(mén)涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀(jì)60年代以來(lái),隨著計(jì)算機(jī)技術(shù)和信息技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理技術(shù)應(yīng)運(yùn)而生,并得到迅速的發(fā)展。在過(guò)去......
摘要:通過(guò)模糊自整定PID控制器的設(shè)計(jì),本文提出了一種基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA實(shí)現(xiàn)的智能控制器設(shè)計(jì)及測(cè)試新方法。首先,通過(guò)MATLAB仿真,得出智能控制器的結(jié)構(gòu)和參數(shù)。......
近年來(lái),計(jì)算機(jī)產(chǎn)品的應(yīng)用領(lǐng)域越來(lái)越廣,數(shù)字信號(hào)處理器的發(fā)展表現(xiàn)得尤為明顯。DSP芯片制造商和DSP板開(kāi)發(fā)商利用自身的優(yōu)勢(shì)不斷開(kāi)發(fā)出多DSP結(jié)構(gòu)的產(chǎn)品來(lái)滿足這種需求。通常的DSP設(shè)備是與嵌入式系統(tǒng)相結(jié)合,來(lái)實(shí)時(shí)地完成某......
Altera公司日前宣布為EtherCAT技術(shù)協(xié)會(huì)的EtherCAT協(xié)議提供知識(shí)產(chǎn)權(quán)(IP)支持。此前IP是針對(duì)Cyclone® II器件,現(xiàn)在將針對(duì)Altera新的低成本、低功耗Cyclone III FP......
使用這些設(shè)計(jì)技巧和ISE功能分析工具來(lái)控制功耗 新一代 FPGA的速度變得越來(lái)越快,密度變得越來(lái)越高,邏輯資源也越來(lái)越多。那么如何才能確保功耗不隨這些一起增加呢?很多設(shè)計(jì)抉擇可以影響系統(tǒng)的功耗,這些抉擇包括從......
43.2%在閱讀
23.2%在互動(dòng)