EEPW首頁(yè) >>
主題列表 >>
現(xiàn)場(chǎng)可編程門陣列(fpga)
現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)
基于FPGA的16抽頭FIR數(shù)字低通濾波器設(shè)計(jì)與仿真
- 摘要 采用改進(jìn)并行分布式算法設(shè)計(jì)了一種16抽頭FIR數(shù)字低通濾波器,首先用Matlab工具箱中的FDATool設(shè)計(jì)濾波器系數(shù),然后使用硬件描述語言Verilog HDL和原理圖,實(shí)現(xiàn)了子模塊和系統(tǒng)模塊設(shè)計(jì),在Matlab與QuartusII中對(duì)系統(tǒng)模塊進(jìn)行聯(lián)合仿真。仿真結(jié)果表明,設(shè)計(jì)系統(tǒng)性能穩(wěn)定,濾波效果良好,且實(shí)用性較強(qiáng)。 數(shù)字濾波器分為有限沖激響應(yīng)(FIR)和無限沖激響應(yīng)(IIR)兩種。其中,F(xiàn)IR數(shù)字濾波器在實(shí)現(xiàn)任意幅頻特性的同時(shí)能夠保證嚴(yán)格的線性相位特性。由于其單位沖激響應(yīng)是有限的,沒有
- 關(guān)鍵字: FPGA 低通濾波器 Matlab
RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(ARM)及外圍芯片展示
- 下一篇:RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(FPGA)及外圍芯片 四、RIGOL普源精電 MSO1104Z 示波器拆解之主控芯片(ARM)及外圍芯片展示 看完了主控芯片(FPGA)以及外圍的一些芯片,我們?cè)倏纯戳硪活w主控芯片。我們可以看到這是一顆Freescale (飛思卡爾)公司的iMAX283芯片,筆者百度了有關(guān)這個(gè)芯片的介紹,有興趣的可以看看,i.MX283 是一款低功率、高性能的多媒體應(yīng)用處理器,專為通用嵌入式工業(yè)控制和消費(fèi)電子市場(chǎng)而優(yōu)化。i.MX283內(nèi)核
- 關(guān)鍵字: FPGA Freescale iMAX283
RIGOL普源精電 MSO1104Z 示波器拆解之拆解外殼
- 前段時(shí)間入手了普源精電的一款型號(hào)為MSO1104Z 示波器,用了一段時(shí)間,總體來說這款示波器,性能各方面都很不錯(cuò),對(duì)得起這個(gè)價(jià)格,通過購(gòu)買和使用這款示波器,讓我對(duì)國(guó)產(chǎn)示波器有了新的認(rèn)識(shí),對(duì)于這款示波器的性能還挺滿意,但不知道示波器內(nèi)部硬件設(shè)計(jì)如何,正好周末閑來無事,手癢難耐,決定拆來看看,一來是滿足自己的好奇心,因?yàn)楣P者是從事FPGA開發(fā)的,也看過一些示波器的拆機(jī)圖,里面有用到FPGA芯片,所以對(duì)于這款示波器是否也用到FPGA芯片以及用什么型號(hào)的FPGA芯片非常感興趣。二來是通過拆機(jī)能為想購(gòu)買此款示波
- 關(guān)鍵字: FPGA 工具
萊迪思FPGA:定位低功耗、小尺寸、低成本
- 萊迪思(Lattice)半導(dǎo)體公司總裁兼CEO Darin Billerbeck近日訪華,帶來了最新推出iCE40 Ultra產(chǎn)品系列,并談了萊迪思FPGA的獨(dú)特定位。 iCE40 Ultra?獨(dú)家集成了紅外遙控、條形碼、觸控、用戶識(shí)別、計(jì)步器等新興功能以及可供定制的極大靈活性,可加速移動(dòng)設(shè)備的“殺手級(jí)”功能定制。相比競(jìng)爭(zhēng)對(duì)手的方案,iCE40 Ultra FPGA在提供5倍更多功能的同時(shí)減小了30%的尺寸。并且相比以前的器件,功耗降低高達(dá)75%。
- 關(guān)鍵字: 萊迪思 FPGA iCE40 201409
從芯片級(jí)到系統(tǒng)級(jí):Xilinx催動(dòng)開源硬件運(yùn)動(dòng)全面爆發(fā)
- 8月中旬,由賽靈思公司(Xilinx)主導(dǎo)的“OpenHW2014開源硬件與嵌入式計(jì)算大賽”在古城西安完美落幕。決賽入圍的19支團(tuán)隊(duì)進(jìn)行了激烈的角逐,最終來自重慶大學(xué)的“隨身拍智能旋翼飛行器”項(xiàng)目隊(duì)伍成功奪冠。在之前的預(yù)賽中,來自天津大學(xué)、中科院、華中科技大學(xué)的團(tuán)隊(duì)分別榮獲HLS挑戰(zhàn)賽專項(xiàng)一等獎(jiǎng)。 賽靈思公司全球大學(xué)計(jì)劃總監(jiān)Patrick Lysaght表示:“我們非常高興地看到越來越多的高校和知名企業(yè)加入到賽靈思率先發(fā)起的開源硬件事業(yè)
- 關(guān)鍵字: 賽靈思 嵌入式 FPGA 201409
富士施樂公司授予Altera 2014年度優(yōu)秀合作伙伴獎(jiǎng)
- Altera公司今天宣布,獲得富士施樂有限公司2014年度優(yōu)秀合作伙伴獎(jiǎng)。富士施樂公司總部位于日本,在亞太地區(qū)開發(fā)、生產(chǎn)并銷售靜電復(fù)印(或者電子照相復(fù)印)以及文檔相關(guān)產(chǎn)品和服務(wù)。這是Altera連續(xù)第二年獲得富士施樂公司的優(yōu)秀合作伙伴獎(jiǎng),Altera FPGA和SoC可編程邏輯器件和技術(shù)以其優(yōu)異的技術(shù)、極高的性價(jià)比和出眾的交付能力而再次獲得這一最高榮譽(yù)。 富士施樂有限公司副總裁兼采購(gòu)部執(zhí)行總經(jīng)理Tomoyuki Matsuura評(píng)論說:“多年以來,Altera一直為我們的業(yè)務(wù)提供可靠
- 關(guān)鍵字: Altera FPGA SoC
利用信號(hào)平均技術(shù),消除噪聲干擾,提升重復(fù)信號(hào)采樣的精準(zhǔn)度
- 許多高速數(shù)據(jù)采集應(yīng)用,如激光雷達(dá)或光纖測(cè)試等,都需要從嘈雜的環(huán)境中采集小的重復(fù)信號(hào),因此對(duì)于數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)來說,最大的挑戰(zhàn)就是如何最大限度地減少噪聲的影響。利用信號(hào)平均技術(shù),可以讓您的測(cè)量測(cè)試系統(tǒng)獲取更加可靠的、更加有效的測(cè)試數(shù)據(jù)。 通常情況下,在模擬信號(hào)的測(cè)試中,所采集到的數(shù)據(jù)往往夾雜著一些不需要的、隨機(jī)的內(nèi)容,這些數(shù)據(jù)是由周圍的干擾或者測(cè)試誤差所引起的,我們稱之為隨機(jī)噪聲,這種噪聲可能會(huì)影響我們的目標(biāo)信號(hào),也就是我們需要采集的數(shù)據(jù)。而采用信號(hào)平均技術(shù),則可以減少隨機(jī)噪聲的影響,提升信噪比
- 關(guān)鍵字: 凌華 FPGA DSP PCIe-9852 201409
基于FPGA/CPLD的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;受限于計(jì)算機(jī)插槽數(shù)量和中斷資源;不便于連接與安裝;易受機(jī)箱內(nèi)電磁環(huán)境的影響。這些問題遏制了基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進(jìn)一步開發(fā)和應(yīng)用。因此,需要一種更為簡(jiǎn)便通用的方式完成采集系統(tǒng)和計(jì)算機(jī)數(shù)據(jù)的交互。 數(shù)據(jù)采集系統(tǒng)性能的好壞,主要取決于它的精度和速度。在保證精度的條件下應(yīng)盡可能地提高采樣速度,以滿足實(shí)時(shí)采集、實(shí)時(shí)處理和實(shí)時(shí)控制的要求。實(shí)踐表明,采用ARM 32位嵌入式微處理器作為控
- 關(guān)鍵字: FPGA PCI總線 ARM
一款基于FPGA的CDMA調(diào)制/解調(diào)模塊設(shè)計(jì)
- 任何信息需要借助聲、光、電信 號(hào)進(jìn)行傳遞,由于光信號(hào)和電信號(hào)在海水中的衰減比較嚴(yán)重,而聲波是人類迄今為止已知的惟一能在水中遠(yuǎn)距離傳播的能量形勢(shì),因此,近些年海洋中的水聲通信系統(tǒng)的研究以及開發(fā)成了熱點(diǎn)。水聲通信是指利用水聲信道進(jìn)行通信雙方數(shù)據(jù)傳輸?shù)耐ㄐ畔到y(tǒng),水聲通信系統(tǒng)構(gòu)成與傳統(tǒng)的無線電通信系統(tǒng)構(gòu)成具有極大的相似性,但是水聲通信系統(tǒng)是將電信號(hào)轉(zhuǎn)換成聲信號(hào),攜載信息的聲信號(hào)在水中進(jìn)行傳播完成系統(tǒng)的數(shù)據(jù)傳輸。 1 水聲通信系統(tǒng)的總體結(jié)構(gòu) 基于CDMA的水聲通信調(diào)制/解調(diào)系統(tǒng)的設(shè)計(jì)框圖如圖1所示,
- 關(guān)鍵字: FPGA CDMA ADS7800
美高森美和eInfochips合作提高關(guān)鍵性航空電子系統(tǒng)開發(fā)和設(shè)計(jì)的效率、可靠性和性能
- 致力于提供低功耗、安全、可靠與高性能半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 和技術(shù)研發(fā)服務(wù)領(lǐng)先企業(yè)eInfochips宣布共同合作為航空航天工業(yè)提供DO-254兼容設(shè)計(jì)服務(wù)。建設(shè)關(guān)鍵性航空電子系統(tǒng)的企業(yè)現(xiàn)在能夠利用美高森美獲獎(jiǎng)的SmartFusion2®和IGLOO2®等基于FPGA產(chǎn)品的配置翻轉(zhuǎn)免疫能力(immunity to configuration upsets),并且能夠依賴eInfochips部署的先進(jìn)設(shè)計(jì)實(shí)踐來提升設(shè)計(jì)效率、可
- 關(guān)鍵字: 美高森美 eInfochips FPGA
駿龍科技Andrew —— FPGA資深FAE的經(jīng)驗(yàn)獨(dú)白
- 看似簡(jiǎn)單的幾個(gè)問題,Andrew卻回答的井井有條,小編已經(jīng)沒有辦法有什么其他詞語去形容了。本文Andrew不僅僅對(duì)FPGA入門學(xué)習(xí)流程做了詳細(xì)的分享,更是對(duì)FPGA開發(fā)工作的要求分成大公司和小公司兩個(gè)層面來分析。你能想象曾經(jīng)從一個(gè)疏忽學(xué)業(yè)的人成為一名資深FAE的嘛? 1. 您認(rèn)為想學(xué)FPGA的話,先學(xué)好什么才最重要? Andrew:我們玩FPGA的通常就是跟數(shù)字電路打交道,要想玩得轉(zhuǎn),必須先學(xué)習(xí)并掌握最最基礎(chǔ)的數(shù)字電路和HDL硬件描述語言,當(dāng)然這只是入門必備,實(shí)際上遠(yuǎn)遠(yuǎn)不夠。個(gè)人拙見,要入
- 關(guān)鍵字: ALTEAR FPGA FAE
一種基于FPGA的全光纖電流互感器控制電路設(shè)計(jì)
- 電流互感器作為高壓電網(wǎng)檢測(cè)主要設(shè)備,不僅為電能的計(jì)量提供參數(shù),而且是為繼電保護(hù)提供動(dòng)作的依據(jù)。隨著國(guó)家智能電網(wǎng)和特高壓電網(wǎng)的發(fā)展,傳統(tǒng)電磁式電流互感器逐漸暴露出其致命缺陷,例如高電壓等級(jí)時(shí)絕緣極為困難、更高電壓下易磁飽和導(dǎo)致測(cè)量精度下降等。相比之下,光纖電流互感器具有抗電磁干擾能力強(qiáng)、絕緣可靠、測(cè)量精度高、結(jié)構(gòu)簡(jiǎn)單和體積小巧等諸多優(yōu)點(diǎn),是當(dāng)前研究熱點(diǎn)。作為光纖電流互感器的核心部件,其檢測(cè)和控制電路對(duì)電流檢測(cè)精度和范圍具有非常重要的影響。 目前檢測(cè)和控制電路實(shí)現(xiàn)主要有兩種方案,一種是以數(shù)字信號(hào)處理
- 關(guān)鍵字: FPGA DSP 互感器
FPGA復(fù)位的可靠性設(shè)計(jì)方案詳解
- 對(duì)FPGA設(shè)計(jì)中常用的復(fù)位設(shè)計(jì)方法進(jìn)行了分類、分析和比較。針對(duì)FPGA在復(fù)位過程中存在不可靠復(fù)位的現(xiàn)象,提出了提高復(fù)位設(shè)計(jì)可靠性的4種方法,包括清除復(fù)位信號(hào)上的毛刺、異步復(fù)位同步釋放、采用專用全局異步復(fù)位/置位資源和采用內(nèi)部復(fù)位。上述方法可有效提高FPGA復(fù)位的可靠性。 對(duì)FPGA芯片而言,在給芯片加電工作前,芯片內(nèi)部各個(gè)節(jié)點(diǎn)電位的變化情況均不確定、不可控,而這種不確定且不可控的情況會(huì)使芯片在上電后的工作狀態(tài)出現(xiàn)錯(cuò)誤。因此,在FPGA的設(shè)計(jì)中,為保證系統(tǒng)能可靠進(jìn)進(jìn)入工作狀態(tài),以及避免對(duì)FPGA輸
- 關(guān)鍵字: FPGA 異步復(fù)位 異步復(fù)位
基于Nios Ⅱ嵌入式軟核多處理器系統(tǒng)研究
- 0 引言 基于SoPC 技術(shù)開發(fā)的嵌入式Nios Ⅱ軟核多處理器系統(tǒng)具有可自主設(shè)計(jì),重構(gòu)性好,軟硬件裁剪容易,系統(tǒng)擴(kuò)充升級(jí)方便,能兼顧性能、體積、功耗、成本、可靠性等方面的要求。研發(fā)嵌入式Nios Ⅱ軟核多處理器系統(tǒng),是提高嵌入式系統(tǒng)性價(jià)比和實(shí)用性一種有效途徑。 1 片上Nios Ⅱ嵌入式軟核多處理器系統(tǒng) 嵌入式系統(tǒng)的核心是RISC 處理器,具有代表性的RISC軟核處理器是Nios Ⅱ處理器。軟核處理器是指用編程的方法生成的處理器。是一種將硬件邏輯、智能算法、硬件描述語言和編程有機(jī)的
- 關(guān)鍵字: FPGA Nios Ⅱ SoPC
現(xiàn)場(chǎng)可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473