首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)

一種基于FPGA的實(shí)時(shí)紅外圖像預(yù)處理方法

  • 由于紅外圖像預(yù)處理算法自身的復(fù)雜性,使得紅外圖像在DSP中的預(yù)處理時(shí)間較長(zhǎng)。針對(duì)這一問(wèn)題,提出一種基于FPGA的實(shí)時(shí)紅外圖像預(yù)處理方法。該方法采用了流水線技術(shù)來(lái)并行完成非均勻校正、空間濾波、直方圖統(tǒng)計(jì)等多個(gè)紅外圖像預(yù)處理算法,對(duì)系統(tǒng)結(jié)構(gòu)進(jìn)行了改進(jìn)和優(yōu)化。經(jīng)過(guò)實(shí)驗(yàn)測(cè)試驗(yàn)證,該方法合理可行,能夠?qū)崟r(shí)高效地完成紅外圖像預(yù)處理任務(wù)。與DSP圖像預(yù)處理系統(tǒng)相比可以節(jié)約將近50%的處理時(shí)間。
  • 關(guān)鍵字: FPGA  紅外圖像  方法  預(yù)處理    

基于Xilinx FPGA的部分動(dòng)態(tài)可重構(gòu)技術(shù)的信號(hào)解調(diào)系

  • 隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號(hào)的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對(duì)高速大帶寬的信號(hào)進(jìn)行實(shí)時(shí)解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實(shí)觀,利用FPGA強(qiáng)大的
  • 關(guān)鍵字: Xilinx  FPGA  部分動(dòng)態(tài)可重構(gòu)  信號(hào)解調(diào)系統(tǒng)    

一種34位串行編碼方法的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

  • 新型艦艇或航空系統(tǒng)中所裝電子設(shè)備數(shù)量較多,布局緊湊,易造成系統(tǒng)內(nèi)部電磁干擾,普通數(shù)字信號(hào)不能夠滿足可靠傳輸?shù)囊?,?duì)普通串行碼進(jìn)行調(diào)制后傳輸信息,可使信號(hào)的抗干擾性能大大增加。RS232、RS422、RS485以及A
  • 關(guān)鍵字: FPGA  串行  編碼  方法    

Altera展示業(yè)界第一款QPI 1.1 FPGA本地代理

  •   Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開(kāi)發(fā)平臺(tái)上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時(shí)支持高速緩存代理(Caching Agent)和本地代理。這一解決方案非常適合低延時(shí)信號(hào)處理、數(shù)據(jù)包處理和嵌入式應(yīng)用設(shè)計(jì),例如,高頻度交易和大數(shù)據(jù),與傳統(tǒng)CPU配置相比,
  • 關(guān)鍵字: Altera  FPGA  Pactron Vigor  

Altera展示業(yè)界首款20nm制程的32-Gbps收發(fā)器

  • Altera展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹(shù)立了另一關(guān)鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器件,該成果證實(shí)了20nm硅片的性能,同時(shí)也向500多位Altera早期使用計(jì)劃的客戶(hù)提供了積極的進(jìn)度標(biāo)志——這些客戶(hù)正期待著在其高性能需求、以帶寬為中心的應(yīng)用開(kāi)發(fā)中使用下一代Altera器件。
  • 關(guān)鍵字: Altera  FPGA  收發(fā)器  

基于ISE設(shè)計(jì)提供低功耗FPGA解決方案

  • 從Xilinx公司推出FPGA二十多年來(lái),研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶(hù)關(guān)注的問(wèn)題。降低FPGA功耗是降低
  • 關(guān)鍵字: FPGA  ISE  低功耗  方案    

基于FPGA的雙備份多路數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)

  • 隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實(shí)時(shí)處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí),但在一些特殊條件下,無(wú)法實(shí)時(shí)傳輸數(shù)據(jù),必須使用存儲(chǔ)測(cè)試方法。該方法是在不影響被測(cè)對(duì)象或在允許的范圍下,將微型存儲(chǔ)測(cè)試系統(tǒng)置入
  • 關(guān)鍵字: FPGA  備份  多路數(shù)據(jù)采集  存儲(chǔ)系統(tǒng)    

名詞解釋?zhuān)篈RM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系

  • arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類(lèi)似于通用cpu,但是不包括桌面計(jì)算機(jī)。DSP主要用來(lái)計(jì)算,計(jì)算功能很強(qiáng)悍,一般嵌入式芯片用來(lái)控制,而DSP用來(lái)計(jì)算,譬如一般手機(jī)有一個(gè)arm芯片,主要用
  • 關(guān)鍵字: SOC  區(qū)別  聯(lián)系  SOPC  CPLD  ARM  DSP  FPGA  名詞解釋  

FPGA與CPLD的區(qū)別有哪些?

  • 盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時(shí)序邏輯。換句話說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
  • 關(guān)鍵字: FPGA  CPLD    

JESD204標(biāo)準(zhǔn)解析,為什么我們要重視它?

  • 一種新的轉(zhuǎn)換器接口的使用率正在穩(wěn)步上升,并且有望成為未來(lái)轉(zhuǎn)換器的協(xié)議標(biāo)準(zhǔn)。這種新接口——JESD204——誕 ...
  • 關(guān)鍵字: JESD  數(shù)據(jù)轉(zhuǎn)換  FPGA  

ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系

  • ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系?arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè) ...
  • 關(guān)鍵字: ARM  DSP  FPGA  CPLD  SOPC  SOC    

基于FPGA的高頻率ADC的實(shí)現(xiàn)

  • 數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長(zhǎng)在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來(lái)實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡(jiǎn)單的電阻電容(RC)電路和一些FPGA或CP
  • 關(guān)鍵字: FPGA  ADC  高頻    

芯片廠商賽靈思描畫(huà)后摩爾時(shí)代FPGA將向何處去

  •   “未來(lái)賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶(hù)提供交鑰匙的解決方案?!碧岬劫愳`思的未來(lái),其亞太區(qū)銷(xiāo)售與市場(chǎng)副總裁楊飛如是說(shuō)。   賽靈思的這一藍(lán)圖在去年已經(jīng)初露端倪,而就在最近他們走出了面向具體應(yīng)用的第一步,即面向FPGA的優(yōu)勢(shì)領(lǐng)域--通信網(wǎng)絡(luò)應(yīng)用推出了一系列的基于7系列FPGA以及SoC FPGA產(chǎn)品的解決方案。   追根溯源   筆者在這里想帶大家一起回溯一下賽靈思的這
  • 關(guān)鍵字: 賽靈思  FPGA  

京微雅格參加慕尼黑電子展 國(guó)產(chǎn)FPGA初露鋒芒

  •   上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會(huì),現(xiàn)場(chǎng)展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機(jī)交互界面、面向工業(yè)電子的控制應(yīng)用,面向醫(yī)療電子的應(yīng)用和面向安防監(jiān)控的寬動(dòng)態(tài)視頻補(bǔ)償應(yīng)用等,獲得現(xiàn)場(chǎng)觀眾的極大關(guān)注和一致好評(píng),紛紛為終于有了自己的國(guó)產(chǎn)FPGA而歡欣鼓舞。
  • 關(guān)鍵字: 京微雅格  FPGA  M5  

基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶?shí)現(xiàn)

  • 引言中國(guó)散裂中子源實(shí)驗(yàn)的簡(jiǎn)圖如圖1所示,其原理是把中子束打在被測(cè)樣品(例如新藥品或機(jī)翼材料)上,探測(cè)被反射的中子位置就能計(jì)算出樣品的內(nèi)部結(jié)構(gòu)圖像,其特點(diǎn)如下: A/D采集通道多,每個(gè)通道的數(shù)據(jù)帶寬高,且需要把
  • 關(guān)鍵字: Linux  FPGA  嵌入式  千兆網(wǎng)    
共6399條 188/427 |‹ « 186 187 188 189 190 191 192 193 194 195 » ›|

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473