首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 高速

一種高速DSP的圖像處理應(yīng)用平臺(tái)的設(shè)計(jì)

  • 一種高速DSP的圖像處理應(yīng)用平臺(tái)的設(shè)計(jì),1 引言  完成某一特定任務(wù)的圖像處理系統(tǒng),其硬件方案大體上有三種:使用通用計(jì)算機(jī)、使用ASIC和使用DSP。使用通用計(jì)算機(jī)的方案優(yōu)點(diǎn)在于開發(fā)周期短,費(fèi)用較低,而且產(chǎn)品易于維護(hù)和升級(jí);缺點(diǎn)是運(yùn)算速度受到限制,對(duì)
  • 關(guān)鍵字: 平臺(tái)  設(shè)計(jì)  應(yīng)用  圖像處理  DSP  高速  

基于USB協(xié)議的DSP高速上位機(jī)接口設(shè)計(jì)

  • 基于USB協(xié)議的DSP高速上位機(jī)接口設(shè)計(jì),摘要:彈載信號(hào)處理機(jī)的DSP系統(tǒng)需要高速、簡(jiǎn)便的上位機(jī)接口實(shí)現(xiàn)大數(shù)據(jù)量的變量實(shí)時(shí)監(jiān)控和在線程序加載功能。USB接口以其簡(jiǎn)單、高速與通用的優(yōu)勢(shì)成為優(yōu)選。介紹一種基于USB接口芯片(CY7C68013A)和FPGA實(shí)現(xiàn)的ADSP-TS10
  • 關(guān)鍵字: 上位  接口  設(shè)計(jì)  高速  DSP  USB  協(xié)議  基于  

基于PCIE/104總線的高速數(shù)據(jù)接口設(shè)計(jì)

  • 基于PCIE/104總線的高速數(shù)據(jù)接口設(shè)計(jì),摘要:PC/104作為一種工業(yè)嵌入式的總線標(biāo)準(zhǔn),由于其小尺寸結(jié)構(gòu)、低功耗,以及軟件通用性而被廣泛用于航空航天、工業(yè)控制等領(lǐng)域。這里主要介紹了下一代總線技術(shù)PCIE總線在PC/104標(biāo)準(zhǔn)下的應(yīng)用。闡述了數(shù)據(jù)接口卡的系
  • 關(guān)鍵字: 接口  設(shè)計(jì)  數(shù)據(jù)  高速  PCIE  總線  基于  

25G高速無(wú)源通道的設(shè)計(jì)挑戰(zhàn)

  • OIF CEI-11G LR和10G Base KR規(guī)范已發(fā)布了好幾年。隨著100Gbps標(biāo)準(zhǔn)的不斷演進(jìn),出于互連密度和功耗的考慮,單通道的速率也逐漸從10Gbps演變?yōu)楦叩乃俾?。比如OIF CEI-25G LR就試圖將單通道的速率從11Gbps提高到25Gb
  • 關(guān)鍵字: 挑戰(zhàn)  設(shè)計(jì)  通道  高速  25G  

高速DSP的PCB抗干擾設(shè)計(jì)技術(shù)

  • 中心議題:

    PCB傳輸線效應(yīng)
    PCB高速信號(hào)電路設(shè)計(jì)技術(shù)
    解決方案:

    PCB高速信號(hào)布線
    PCB高速時(shí)鐘信號(hào)布線
    BGA封裝的焊盤設(shè)計(jì)
  • 關(guān)鍵字: 設(shè)計(jì)  技術(shù)  抗干擾  PCB  DSP  高速  

高速路上ETC系統(tǒng)的實(shí)現(xiàn)

  • 1.概述  不停車收費(fèi)系統(tǒng)又稱電子收費(fèi)系統(tǒng)(Electronic Collection System),簡(jiǎn)稱ETC系統(tǒng)。它利用車輛自動(dòng)識(shí)別技術(shù)完成車輛與收費(fèi)站之間的無(wú)線數(shù)據(jù)通訊,進(jìn)行車輛自動(dòng)識(shí)別和有關(guān)收費(fèi)數(shù)據(jù)的交換,通過(guò)計(jì)算機(jī)網(wǎng)路對(duì)收費(fèi)
  • 關(guān)鍵字: 實(shí)現(xiàn)  系統(tǒng)  ETC  路上  高速  

高速PCI總線接口卡的開發(fā)

  • 從系統(tǒng)的角度介紹高速PCI總線接口卡開發(fā)的整個(gè)過(guò)程,其中包括硬件電路的設(shè)計(jì)制作和軟件驅(qū)動(dòng)的開發(fā)。介紹一些從實(shí)際設(shè)計(jì)過(guò)程中得出的應(yīng)該注意的細(xì)節(jié)等。

    PCI總線技術(shù)已經(jīng)應(yīng)用于形形色色的微機(jī)接口中。同在聲卡、網(wǎng)卡甚至有些顯示都是基于PCI總線技術(shù)的,一些高速數(shù)據(jù)傳輸系統(tǒng)中也需要用到PCI總線技術(shù)。PCI總線技術(shù)的出現(xiàn)是為了解決由于微機(jī)總線的低速度和微處理器的高速度而造成的數(shù)據(jù)傳輸瓶勁問(wèn)題,PCI局部總線是在ISA總線和CPU總線之間增加的一級(jí)總線。

  • 關(guān)鍵字: 開發(fā)  接口卡  總線  PCI  高速  

WB121高速寬帶跟蹤型電量隔離傳感器原理及其應(yīng)用

  • WB121高速寬帶跟蹤型電量隔離傳感器原理及其應(yīng)用在各種自動(dòng)檢測(cè)、控制系統(tǒng)中,常常需要對(duì)高速變化的交直流電流、電壓信號(hào)作跟蹤采集,對(duì)比較復(fù)雜的波形作頻譜分析。這類信號(hào)可能是高壓、大電流等強(qiáng)電,也可能是負(fù)載能
  • 關(guān)鍵字: 傳感器  原理  及其  應(yīng)用  隔離  電量  高速  寬帶  跟蹤  WB121  

高速圖像處理系統(tǒng)中DDR2-SDRAM接口的設(shè)計(jì)

  • 摘要:為了滿足高速圖像處理系統(tǒng)中需要高接口帶寬和大容量存儲(chǔ)的目的,采用了FPGA外接DDR2-SDRAM的設(shè)計(jì)方法,提出一種基于VHDL語(yǔ)言的DDR2-SDRAM控制器的方案,針對(duì)高速圖像處理系統(tǒng)中的具體情況,在Xilinx的ML506開發(fā)
  • 關(guān)鍵字: 接口  設(shè)計(jì)  DDR2-SDRAM  理系  圖像  處理  高速  

高速ADC的理解

  • 本文的目的就在于突出不同廠商或同一廠商在為不同的高速模數(shù)轉(zhuǎn)換器 (ADC) 撰寫產(chǎn)品說(shuō)明書時(shí)所采用的標(biāo)準(zhǔn)之間的差異。表 1 是選擇正確器件時(shí)可以使用的速查表?! ”?1 選擇高速 ADC 的速查表     dB、dBc 與 dB
  • 關(guān)鍵字: 理解  ADC  高速  

高速通信的混頻器和調(diào)制器分析

  • 本文主要從混頻器的角度進(jìn)行探討。接收器一般采用下變頻來(lái)實(shí)現(xiàn)高頻RF信號(hào)的處理,發(fā)射器則將低頻基帶信號(hào)轉(zhuǎn)換成高速射頻?;祛l器的所有部分都像負(fù)載和源一樣。
  • 關(guān)鍵字: 分析  調(diào)制器  通信  高速  

高速DSP與串行A/D轉(zhuǎn)換器TLC2558接口的設(shè)計(jì)

  • 高速DSP與串行A/D轉(zhuǎn)換器TLC2558接口的設(shè)計(jì),摘 要:根據(jù)高速定點(diǎn)DSP芯片TMS320F206的特點(diǎn),提出使用串行A/D轉(zhuǎn)換器TLC2558作為DSP系統(tǒng)的模擬量輸入部分,解決了以往基于并行數(shù)據(jù)傳輸?shù)腁/D轉(zhuǎn)換器不能與高速DSP進(jìn)行很好配合的問(wèn)題。在此基礎(chǔ)上設(shè)計(jì)了DSP與串行A/D轉(zhuǎn)
  • 關(guān)鍵字: TLC2558  接口  設(shè)計(jì)  轉(zhuǎn)換器  A/D  DSP  串行  高速  

副邊變壓器端接提升高速ADC的增益平坦度

  • 摘要:本應(yīng)用筆記描述了變壓器原邊端接和副邊端接的區(qū)別,通常用于前置高速模/數(shù)轉(zhuǎn)換器(ADC)的信號(hào)調(diào)理鏈路。本文詳細(xì)說(shuō)明了在較高中頻(IF)的應(yīng)用中,兩種端接對(duì)高速ADC增益平坦度和動(dòng)態(tài)范圍的影響。
    正確選擇輸入
  • 關(guān)鍵字: 增益  平坦  ADC  高速  提升  變壓器  

解讀高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時(shí)間

  • 摘要:本應(yīng)用筆記定義了高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時(shí)間,并給出了相應(yīng)的圖例。高速DAC的這兩個(gè)參數(shù)通常定義為“正、負(fù)”值,了解它們與數(shù)據(jù)瞬態(tài)特性之間的關(guān)系是一個(gè)難點(diǎn),為了解決這些難題,本文提
  • 關(guān)鍵字: 保持  時(shí)間  建立  DAC  高速  轉(zhuǎn)換器  解讀  

發(fā)射應(yīng)用中多個(gè)高速、復(fù)用DAC的同步

  • 摘要:該篇應(yīng)用筆記給出了多個(gè)具有多路輸入或集成內(nèi)插濾波器的高速?gòu)?fù)用數(shù)模轉(zhuǎn)換器(DAC)的同步方法。這樣的DAC用于I/Q上變頻器或數(shù)字波束成形發(fā)射器中。這些DAC可提供數(shù)據(jù)時(shí)鐘輸出用于與數(shù)據(jù)源的同步。
    概述在很多
  • 關(guān)鍵字: DAC  同步  復(fù)用  高速  應(yīng)用  多個(gè)  發(fā)射  
共307條 10/21 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|

高速介紹

您好,目前還沒(méi)有人創(chuàng)建詞條高速!
歡迎您創(chuàng)建該詞條,闡述對(duì)高速的理解,并與今后在此搜索高速的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473