首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> avant fpga

零基礎學FPGA(三)Verilog語法基基礎基礎(上)

  •   這幾天復習了一下Verilog的語法知識,就借此寫寫我對這些東西的想法吧。感覺呢,是和C語言差不多,具有C語言基礎的朋友學起來應該沒什么問題,和C語言相同的地方就不說了吧,重點說一下不同點吧。   1、模塊的結構   模塊呢,是Verilog的基本設計單元,它主要是由兩部分組成,一個是接口,另一個是邏輯。下面舉一個小例子說明一下:   module xiaomo (a,b,c,d);   input a,b;   output c,d;   assign c=a|b;   assign
  • 關鍵字: FPGA  Verilog   

示波器高刷新率是如何煉成的

  •   之前有一篇文章提到《為何示波器廠商從不提及刷新率》,講述了市面上各示波器廠商在刷新率參數上的市場現狀。而很多示波器用戶無不關心示波器的刷新率指標,近期我司FAE在與客戶交流時,很多客戶對ZDS2022示波器具有33萬次幀/秒的高刷新率很感興趣,這樣高的刷新率到底是怎樣做出來的呢?   什么是波形刷新率?   波形刷新率又叫波形捕獲率,指的是每秒鐘波形刷新的次數,表示為波形數每秒(wfms/s)。事實上,示波器從采集信號到屏幕上顯示出信號波形的過程,是由若干個捕獲周期組成的。一個捕獲周期包括采樣時間
  • 關鍵字: 示波器  ZDS2022  FPGA  

基于FPGA的無損圖像壓縮系統(tǒng)設計

  •   摘要:本文簡要介紹了圖像壓縮的重要性和常用的無損圖像壓縮算法,分析了快速高效無損圖像壓縮算法(FELICS)的優(yōu)勢,隨后詳細分析了該算法的編碼步驟和硬件實現方案,最后公布了基于該方案的FPGA性能指標。和其他壓縮算法相比該方案可極大地減小無損圖像壓縮系統(tǒng)所需的存儲空間和壓縮時間。   引言   隨著信息技術的巨大革新,數據存儲和傳輸開始在人類生活中變得越來越重要,數據壓縮技術因而應運而生,它不僅能減少數據存儲所需的空間還可以緩解傳輸帶寬的壓力。數據壓縮可以分為有損壓縮和無損壓縮兩種,其中有損壓縮技
  • 關鍵字: FPGA  圖像壓縮  像素點  GOLOMB-RICE  存儲器  201501  

2015:工業(yè)與汽車電子展望

  •   摘要:通過走訪部分電機驅動、汽車電子、測試測量的領先廠商,展望了相關領域的發(fā)展趨勢。   電機驅動的關鍵詞:高效、一對多和遠程控制   縱觀2014年,電機控制的發(fā)展速度雖然不像消費品那樣迅猛,但是一直在不斷進步,比如近兩年大熱的FOC控制和家電變頻化,以及因傳感器的一些弊端引發(fā)的無傳感器控制需求,業(yè)界都有很強烈的興趣。   Microchips公司16位單片機產品部產品營銷經理Erlendur Kristjansson指出,在接下來幾年,采用梯形波或6步逆變器控制的BLDC電機正轉向依靠無傳感
  • 關鍵字: 汽車電子  電機驅動  MCU  FPGA  201501  

2015:物聯(lián)網引領芯片廠商創(chuàng)新

  •   摘要:通過對部分行業(yè)有代表性的芯片和軟件廠商的走訪,折射了2015年及今后物聯(lián)網芯片的技術和產品走勢。包括從技術上,不可忽略大數據的分析/云計算。對部分芯片廠商來說,實際上更關心每個小數據的收集是否安全、可靠。另外,物聯(lián)網對傳感器、傳感器樞紐芯片等提出了挑戰(zhàn),并需要良好的能量采集芯片,也需要系統(tǒng)更加節(jié)能。物聯(lián)網的熱門研發(fā)領域是可穿戴,需要芯片在性能、小型化等方面進行創(chuàng)新。   IoT帶來兩個意想不到的趨勢   Altera公司總裁、CEO兼董事會主席John Daane:當我們展望2015年時,發(fā)
  • 關鍵字: 物聯(lián)網  以太網  WiFi  FPGA  大數據  云計算  201501  

零基礎學FPGA(二)關于觸發(fā)器

  •   太書面化的話我就不說了啊,有些東西就像書上寫的,真的看著看著就想睡覺了,還是大白話直白哈。   1、關于觸發(fā)器的分類   觸發(fā)器呢大體可以按這幾個部分分類:1、按晶體管性質分,可以分為BJT集成電路觸發(fā)器和MOS型集成電路觸發(fā)器。2、按工作方式分,可分為異步工作方式和同步工作方式,異步工作方式也就是不受時鐘控制,像基本RS觸發(fā)器,同步方式就是受時鐘控制,稱為時鐘觸發(fā)器。3、按結構方式分,可分為維持阻塞觸發(fā)器,延邊觸發(fā)器,主從觸發(fā)器等。4、按邏輯功能分,可分為RS觸發(fā)器,JK觸發(fā)器,D觸發(fā)器,T觸發(fā)
  • 關鍵字: FPGA  觸發(fā)器  

零基礎學FPGA (一) 關于我和FPGA

  •   剛開始也不知道寫點什么,畢竟我才剛剛認識FPGA不久,也寫不出什么東西,就寫點關于我的經歷吧,反正又不是寫書~就隨便扯點,就當是我的博客的開篇吧!   我現在是一名大二的學生,讀的是一所普通重點本科,也就是非211啦!專業(yè)呢,是通信工程。在大學待了也差不多一年半了,給我的整體感覺是,大學豐富的生活是有了,豐富的課余活動甚至沖散了當時我念高中時對理想的追求。一年前,我抱著對大學的無比崇敬邁進了大學校門,剛來嘛,當然要做個乖孩子,每天早上起很早去早讀,每次上課都坐第一排,下了課去自習室寫個作業(yè),晚上回去
  • 關鍵字: FPGA  DSP  Labview  

迎向SDN與NFV FPGA早已做好準備

  •   網路速度與資料訊息呈現暴炸性的成長,從資料中心、網通乃至于電信業(yè)者無不被這樣的發(fā)展洪流所影響,這也使得晶片業(yè)者們開始采取了一些動作,FPGA(可編程邏輯閘陣列)領導供應商Xilinx(賽靈思)可以說是其中之一。    ?   Xilinx有線通訊部門總監(jiān)Gilles Garcia指出,近年來相當熱門的SDN(軟體定義網路)與NFV(網路功能虛擬化)預計將在2015年創(chuàng)造近100億美金的產值,這對于相關產業(yè)而言,無疑是相當大的機會。他進一步談到,看待SDN或是NFV,還是可以分成軟體
  • 關鍵字: Xilinx  SDN  NFV  FPGA  

美高森美與 New Wave DV合作開發(fā)用于以太網和光纖通道解決方案的創(chuàng)新網絡產品和IP內核

  •   致力于在電源、安全、可靠和性能方面提供差異化半導體技術方案的領先供應商美高森美公司(Microsemi Corporation) 宣布與New Wave Design & Verification (New Wave DV)合作開發(fā)網絡硬件和光纖通道IP內核?,F在,PMC/XMC 卡和IP內核均可用于美高森美的SmartFusion2® SoC FPGA和IGLOO2® FPGA器件,能夠為用以太網和/或光纖通道的新型國防、航空航天、企業(yè)網絡和存儲應用加快開發(fā)周期。   美高
  • 關鍵字: 美高森美  FPGA  DDR3  

京微雅格:打破高端通用芯片“硅谷神話”

  •   4家美國公司用近9000項專利構筑的知識產權壁壘,讓60多家企業(yè)先后折戟,巨額投入付之東流……這樣的領域,足以讓后來者望而卻步。然而,一家中國公司卻另辟蹊徑,精研知識產權規(guī)則,自主開發(fā)出FPGA芯片并實現了量產,成為世界上硅谷以外唯一成功的挑戰(zhàn)者。   FPGA,現場可編程邏輯門陣列,代表了國家重大科技專項“核高基”中的“高”——高端通用芯片中的一種,京微雅格的董事長兼CEO劉明博士更愿意叫它&ldq
  • 關鍵字: 京微雅格  芯片  FPGA  

Altera演示FPGA中業(yè)界性能最好的DDR4存儲器數據速率

  •   Altera公司今天宣布,在硅片中演示了DDR4存儲器接口,其工作速率是業(yè)界最高的2,666 Mbps。Altera的Arria® 10 FPGA和SoC是目前業(yè)界唯一能夠支持這一速率DDR4存儲器的FPGA,存儲器性能比前一代FPGA提高了43%,比競爭20 nm FPGA高出10%。硬件設計人員現在可以使用最新的Quartus® II軟件v14.1,在Arria 10 FPGA和SoC設計中實現2,666 Mbps DDR4存儲器數據速率。視頻演示表明,魯棒的存儲器接口能夠工作在2
  • 關鍵字: Altera  FPGA  DDR4  

基于FPGA的數字日歷設計

  •   基于FPGA設計數字日歷可以實現以軟件方式設計硬件的目的,無需購買專用數字芯片,從而克服了傳統(tǒng)利用多片數字集成電路設計數字日歷存在焊接麻煩、調試繁瑣、成本較高等問題。而且,基于FPGA的數字日歷與傳統(tǒng)系統(tǒng)相比,在設計靈活、開發(fā)速度、降低成本、計時精度、功能實現上都得到大幅度提升,能夠更好地滿足人們日常生活的需要。   本文介紹如何利用VHDL硬件描述語言設計一個具有年、月、日、星期、時、分、秒計時顯示功能,時間調整功能和整點報時功能的數字日歷。在QuartusⅡ開發(fā)環(huán)境下,采用自頂向下的設計方法,建
  • 關鍵字: FPGA  QuartusⅡ  

Altera Quartus II軟件v14.1支持業(yè)界第一款具有硬核浮點DSP模塊的FPGA實現TFLOP性能

  •   Altera公司今天發(fā)布其Quartus II軟件v14.1,擴展支持Arria 10 FPGA和SoC——FPGA業(yè)界唯一具有硬核浮點DSP模塊的器件,也是業(yè)界唯一集成了ARM處理器的20 nm SoC FPGA。Altera最新的軟件版本可立即支持集成在Arria 10 FPGA和SoC中的硬核浮點DSP模塊。用戶現在可以選擇三種獨特的DSP設計輸入流程,DSP性能達到業(yè)界領先的1.5 TFLOPS。軟件還包括多項優(yōu)化,加速Arria 10 FPGA和SoC設計時間,提高了
  • 關鍵字: Altera  Quartus II  FPGA  

數字電源為FPGA帶來高效率

  •   電源的發(fā)展方向可以歸結為三方面:一是小型化;第二是高效、高可靠性;第三是智能化或者數字化。其中數字化尤為重要。因為隨著數字負載變化,無論是手機、通信設備、工業(yè)設備、汽車等的處理器的性能大大增強了,另外其電壓數值也大大降低了。例如,以前一個FPGA的內核電壓供電是2V或者1V,現在很多FPGA的核心電壓只有0.9V或0.8V。如何確保你的電源穩(wěn)壓器能夠輸出如此低的電壓值,同時又能夠達到0.5%或者1%的電壓穩(wěn)壓精度?挑戰(zhàn)在于電壓精度越來越難實現,例如1V電壓,若達到0.5%精度,需要穩(wěn)壓的電壓值只有5m
  • 關鍵字: Altera  數字電源  FPGA  

基于FPGA的高光效LCD投影機設計

  •   引言   顯示技術正朝著大屏幕、高清晰度、高亮度和高分辨率的方向發(fā)展。通常說來,將屏幕顯示面對角線尺寸在1米(40英寸)以上的顯示稱為大屏幕顯示。投影機作為一種重要的顯示設備,已經廣泛地應用到了金融、教育、企業(yè)、軍事等多個領域,它所具有的大幅面、高清晰多媒體演示功能,使信息的傳遞具有更好的效果。目前,市面上的主流產品是三片式LCD投影機和DLP投影機,其中,三片式LCD投影機的市場份額高達三分之二。   然而,投影機的主要采購者絕大多數是政府部門、企業(yè)和高校。無論是三片式LCD投影機還是DLP投影
  • 關鍵字: FPGA  LCD  
共6369條 136/425 |‹ « 134 135 136 137 138 139 140 141 142 143 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473