首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> avant fpga

基于FPGA的嵌入式Linux軟硬件設(shè)計

  • 基于FPGA的嵌入式Linux軟硬件設(shè)計,  FPGA是通過邏輯組合電路來實現(xiàn)各種功能的器件。由于FPGA內(nèi)部集成了大量的邏輯資源和可配置的I/O引腳,加上獨特的并行處理架構(gòu),可以輕松實現(xiàn)同時對多個外部設(shè)備的配置和管理,以及內(nèi)外各種接口數(shù)據(jù)的傳輸。現(xiàn)在開
  • 關(guān)鍵字: 軟硬件  設(shè)計  Linux  嵌入式  FPGA  基于  

利用FPGA實現(xiàn)HDB3編解碼功能

  • 摘要:HDB3(三階高密度雙極性)碼具有無直流分量、低頻成分少、連零個數(shù)不超過3個、便于提取時鐘信號等特點。通過對HDB3編解碼原理進行分析和研究,提出一種基于FPGA的HDB3編解碼實現(xiàn)方法,給出Verilog HDL語言的實現(xiàn)
  • 關(guān)鍵字: FPGA  HDB3  編解碼    

基于FPGA的一種新型8通道數(shù)據(jù)采集系統(tǒng)

  • 以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部儲存,DSP在適當(dāng)時刻對其進行讀取以完成伺服控制工作。針對以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對所采集數(shù)據(jù)進行預(yù)處理,減輕了CPU數(shù)據(jù)處理強度和負(fù)擔(dān)。詳細介紹了各芯片硬件電路設(shè)計,給出FPGA內(nèi)部各功能模塊邏輯圖。
  • 關(guān)鍵字: FPGA  通道數(shù)據(jù)  采集系統(tǒng)    

三星電子和Xilinx宣布45nm Spartan-6 FPGA 系列實現(xiàn)量產(chǎn)供貨

  •   全球高級半導(dǎo)體技術(shù)領(lǐng)先者三星電子有限公司和全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))日前共同宣布,賽靈思 Spartan®-6 FPGA 系列已取得三星電子旗下晶圓代工廠三星代工(Samsung Foundry)的 45nm 工藝技術(shù)的全面生產(chǎn)認(rèn)證。這種先進的工藝節(jié)點技術(shù)結(jié)合業(yè)界一流的 FPGA 設(shè)計,可實現(xiàn)低成本、低功耗、高性能的最佳平衡,從而使 Spartan-6 系列 FPGA 能夠滿足成本敏感型市場的各種應(yīng)用需求。今天發(fā)布的消息標(biāo)
  • 關(guān)鍵字: Xilinx  Spartan  FPGA  

基于MCU+FPGA模式的RFID讀寫器設(shè)計

  •   射頻識別技術(shù)RFID是一種非接觸的自動識別技術(shù),其基本原理是利用射頻信號和空間耦合(電感和電磁耦合)傳輸特性,實現(xiàn)對被識別物體的自動識別,射頻識別系統(tǒng)一般由兩部分組成,射頻標(biāo)簽(Tag)和射頻讀寫器(Reader
  • 關(guān)鍵字: 讀寫器  設(shè)計  RFID  模式  MCU  FPGA  基于  

基于FPGA的USB接口IP核設(shè)計

  • 摘要: 重點闡述了USB接口IP核關(guān)鍵模塊的設(shè)計和驗證,用VerilogHDL對USBIP核協(xié)議RTL級代碼編寫,對USB協(xié)議的數(shù)據(jù)流、傳輸?shù)冗M行了深入的分析,在Xilinx ISE軟件平臺上進行了FPGA綜合,并在Xilinx FPGA開發(fā)板上調(diào)試成功
  • 關(guān)鍵字: FPGA  USB  IP核  接口    

基礎(chǔ)架構(gòu)應(yīng)用成FPGA產(chǎn)業(yè)激增點

  •   賽靈思公司全球副總裁兼首席技術(shù)官Ivo Bolsens認(rèn)為在2010年, FPGA平臺在電子基礎(chǔ)架構(gòu)應(yīng)用中的巨大增長機會,如有線通信、3G和LTE無線部署,這些應(yīng)用一般都要求超過每秒1000 Giga次運算和100 Gbps以上的數(shù)據(jù)包處理速率的高性能DSP處理。綠色IT需要高能效、高性能的計算架構(gòu),以便充分利用并行計算能力。智能網(wǎng)格將依靠可編程、靈活的設(shè)備和計量儀器。而安防設(shè)備要求復(fù)雜的圖像處理算法。這些計算密集型應(yīng)用非常適合采用當(dāng)前領(lǐng)先的FPGA所帶來的性能和靈活性優(yōu)勢。2010年,賽靈思將通過新
  • 關(guān)鍵字: Xilinx  FPGA  3G  LTE  

工藝技術(shù)發(fā)展帶給FPGA更多市場空間

  •   Altera IC設(shè)計副總裁Bradley Howe認(rèn)為通信系統(tǒng)、高端測試設(shè)備和軍事通信系統(tǒng)等寬帶應(yīng)用將推動半導(dǎo)體產(chǎn)品的全面發(fā)展。高速互聯(lián)將成為半導(dǎo)體產(chǎn)品最關(guān)鍵、最能突出產(chǎn)品優(yōu)勢的功能,特別是從1 G~11.3 Gbps,高速串行鏈路幾乎是所有市場領(lǐng)域半導(dǎo)體知識產(chǎn)權(quán)(IP)的基本組成。   Bradley Howe   2010年,Altera主要關(guān)注的領(lǐng)域是工藝技術(shù)應(yīng)用,在收發(fā)器上的業(yè)界領(lǐng)先優(yōu)勢以及FPGA的功耗和復(fù)雜性管理等,以滿足越來越高的寬帶應(yīng)用需求。隨著高級工藝節(jié)點芯片開發(fā)成本的攀升
  • 關(guān)鍵字: Altera  IC設(shè)計  FPGA  

FPGA主導(dǎo)3D視頻處理市場 ASIC遭遇標(biāo)準(zhǔn)瓶頸

  •   在電影《阿凡達》中,當(dāng)Neytiri救了地球人狀態(tài)的JakeSully時,JakeSully一句深情的“Iseeyou”推動劇情走向最高潮,這句臺詞隨之也被人們廣為傳誦。JakeSully和Neytiri對世界美好的愿望和共同的追求,使雙方互相看到了地球人和納威人之間不可分割的聯(lián)系,而觀眾則通過先進的3D視頻處理技術(shù),觀賞到了3D電影的逼真效果,感受到這部電影帶來的震撼。   FPGA主導(dǎo)3D視頻處理市場   《阿凡達》3D電影的熱映,引發(fā)了前所未有的3D熱潮。不僅3D電影
  • 關(guān)鍵字: FPGA  3D視頻  處理  ASIC  

Altera Stratix IV FPGA通過了Interlaken通用性測試

  •   Altera公司今天宣布,Stratix ?IV FPGA通過Interlaken聯(lián)盟的器件通用性測試。Altera認(rèn)證了與使用Interlaken協(xié)議的第三方組件的高性能FPGA接口。Stratix IV GT FPGA通過6.25-Gbps線速通用性測試,是業(yè)界唯一支持10 Gbps線速的Interlaken解決方案。器件通用性測試驗證了Stratix IV FPGA芯片間Interlaken接口,確保它們能夠為下一代無線和固網(wǎng)基礎(chǔ)設(shè)施應(yīng)用迅速提供全包解決方案。   Altera使用S
  • 關(guān)鍵字: Altera  Stratix  FPGA  

基于FPGA的嵌入式Linux軟硬件設(shè)計

  • 本文介紹了通過FPGA 內(nèi)部嵌入的Powerpc405處理器,移植嵌入式Linux系統(tǒng),并和FPGA 協(xié)調(diào)工作的軟硬件實現(xiàn)過程。該系統(tǒng)既發(fā)揮了FPGA并行處理和多接口控制的優(yōu)勢,也有效地融合了Linux系統(tǒng)在程序調(diào)度和穩(wěn)定性方面的優(yōu)勢。
  • 關(guān)鍵字: FPGA  Linux  嵌入式  201003  

采用硬件加速發(fā)揮MicroBlaze處理能力

  • 有許多算法可以轉(zhuǎn)化為純硬件來加速處理器,諸如平均標(biāo)準(zhǔn)偏差算法、給定時間內(nèi)創(chuàng)建最小值或最大值、濾波器以及FFT等。不過,諸如位反轉(zhuǎn)等一些不常見的算法可采用合適的硬件加速器也能移植到硬件上。本文以賽靈思的MicroBlaze為例,探討了在FPGA上采用此種硬件加速方法,使系統(tǒng)性能可超過標(biāo)準(zhǔn)處理器、控制器甚至 DSP。
  • 關(guān)鍵字: Xilinx  FPGA  處理器  硬件加速  MicroBlaze  FPU  201003  

FPGA中的處理器IP概述

  • 在工程設(shè)計中,如何選擇微處理器核越來越重要,本文對FPGA設(shè)計中所用的處理器IP核進行了探討。LatticeMico32軟核具有技術(shù)上的優(yōu)勢,不僅擁有IP核,還有構(gòu)建平臺的工具。
  • 關(guān)鍵字: Lattice  FPGA  軟核  硬核  處理器IP  201003  

FPGA高速收發(fā)器設(shè)計原則

  • FPGA高速收發(fā)器設(shè)計原則,高速收發(fā)器(SERDES)的運用范圍十分廣泛, 包括通訊、計算機、工業(yè)和儲存,以及必須在芯片與芯片/模塊之間、或在背板/電纜上傳輸大量數(shù)據(jù)的系統(tǒng)。但普通高速收發(fā)器的并行總線設(shè)計已無法滿足現(xiàn)在的要求。將收發(fā)器整合在FPGA中,成為解決這一問題的選擇辦法。
  • 關(guān)鍵字: 原則  設(shè)計  收發(fā)器  高速  FPGA  RapidIO  
共6369條 326/425 |‹ « 324 325 326 327 328 329 330 331 332 333 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473