首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> avant fpga

Actel推動(dòng)最低功耗FPGA進(jìn)入便攜式顯示屏領(lǐng)域

  •   Actel公司宣布繼續(xù)專注于新興的高增長(zhǎng)便攜式應(yīng)用市場(chǎng),并推出專為液晶顯示 (LCD) 控制應(yīng)用設(shè)計(jì)的靈活的低功耗方案。新推出的IGLOO視頻演示板、帶有LCD面板的LCD適配器板、IGLOO視頻演示工具 (IVDK) 以及顯示相關(guān)的參考設(shè)計(jì),都充分利用了該公司領(lǐng)先業(yè)界的5µW Actel IGLOO FPGA 的優(yōu)勢(shì)。Actel預(yù)期這三款產(chǎn)品將會(huì)吸引便攜及手持式消費(fèi)電子、工業(yè)、醫(yī)療、汽車及軍用設(shè)備等對(duì)功耗敏感的產(chǎn)品設(shè)計(jì)人員,用于其中小型 LCD 顯示設(shè)備中。   隨著個(gè)人媒體播放器、M
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Actel  FPGA  LCD  MCU和嵌入式微處理器  

做FPGA設(shè)計(jì)時(shí)需注意的一些關(guān)鍵問題

  • 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號(hào)完整性和其他的一些關(guān)鍵設(shè)計(jì)問題。不過,你不必獨(dú)自面對(duì)這些挑戰(zhàn),因?yàn)樵诋?dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會(huì)面對(duì)這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案。 I/O信號(hào)分配   可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對(duì)的FPGA在信號(hào)分配方面也具有最復(fù)
  • 關(guān)鍵字: FPGA  設(shè)計(jì)  問題  其他IC  制程  

Xilinx和Brilliant電信推出基于FPGA的電信級(jí)時(shí)序(Timing)解決方案

  •   賽靈思公司和Brilliant 電信公司日前宣布:針對(duì)下一代有線和無線網(wǎng)絡(luò)推出業(yè)界第一個(gè)基于FPGA的電信級(jí)時(shí)序(Timing)解決方案。這一聯(lián)合開發(fā)的解決方案為下一代通信網(wǎng)絡(luò)設(shè)計(jì)人員提供了第一個(gè)嵌入式可編程解決方案,該方案具有無與倫比的靈活性、現(xiàn)場(chǎng)可升級(jí)能力和定制化能力。通過將時(shí)序功能集成到賽靈思FPGA器件中,這一解決方案可顯著降低成本。在賽靈思Virtex™ 或 Spartan™ FPGA中實(shí)現(xiàn)的這一解決方案以兩款知識(shí)產(chǎn)權(quán)(IP)內(nèi)核—NGNTime 和 FemtoTim
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  Brilliant  FPGA  MCU和嵌入式微處理器  

一種基于FPGA的準(zhǔn)單輸入調(diào)變序列生成器設(shè)計(jì)

  •   1.引言   隨著集成電路復(fù)雜度越來越高,測(cè)試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測(cè)試方法的研究顯得非常突出。目前在測(cè)試源的劃分上可以采用內(nèi)建自測(cè)試或片外測(cè)試。內(nèi)建自測(cè)試把測(cè)試源和被測(cè)電路都集成在芯片的內(nèi)部,對(duì)于目前SOC級(jí)的芯片測(cè)試如果采用內(nèi)建自測(cè)試則付出的硬件面積開銷則是很大的,同時(shí)也增加了芯片設(shè)計(jì)的難度:因此片外測(cè)試便成為目前被普遍看好的方法。由于FPGA具有可重構(gòu)的靈活性,利用FPGA來作為測(cè)試源實(shí)現(xiàn)片外測(cè)試就是一種非常有效的手段。   由于偽隨機(jī)模式測(cè)試只需要有限個(gè)數(shù)的輸入向量便
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  序列生成器  Verilog  HDL  MCU和嵌入式微處理器  

ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測(cè)中的應(yīng)用(圖)

FPGA新手入門

  • FPGA簡(jiǎn)介     FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在可編程陣列邏輯PAL(Programmable Array Logic)、門陣列邏輯GAL(Gate Array Logic)、可編程邏輯器件PLD(Programmable Logic Device)等可編程器件的基礎(chǔ)什么是FPGA上進(jìn)一步發(fā)展的產(chǎn)
  • 關(guān)鍵字: FPGA  新手  入門  元器件  其他IC  制程  

基于FPGA的串行Flash擴(kuò)展實(shí)現(xiàn)

  •   1 引言   FPGA憑借其方便靈活、可重復(fù)編程等優(yōu)點(diǎn)而日益被廣泛應(yīng)用;閃速存儲(chǔ)器(Flash Memory)以其集成度高、成本低、使用方便等優(yōu)點(diǎn),在眾多領(lǐng)域中也獲得了廣泛應(yīng)用。在現(xiàn)代數(shù)字電路設(shè)計(jì)中。經(jīng)常需要保存大量數(shù)據(jù),而Flash存儲(chǔ)速度快、體積小、功耗低且價(jià)格低廉,可在線電擦寫,信息在掉電后不會(huì)丟失,因此成為設(shè)計(jì)人員的首選。   2 M25P80的介紹   Flash是一種具有電可擦除的可編程ROM,可以分為兩大類:并行Flash和串行Flash。并行Flash存儲(chǔ)量大,速度快;而串行Fl
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  Flash    MCU和嵌入式微處理器  

地面數(shù)字電視符號(hào)與載波同步的FPGA實(shí)現(xiàn)

  •   1 引言   中國(guó)于2006年8月頒布了數(shù)字電視的地面廣播標(biāo)準(zhǔn)GB20600-2006,成為繼美國(guó)ATSC、歐洲D(zhuǎn)VB-T、日本ISDB-T之后又一重要的地面數(shù)字電視廣播的國(guó)家標(biāo)準(zhǔn)。GB20600-2006中對(duì)中國(guó)數(shù)字電視地面?zhèn)鬏?DigitalTerrestrial Television Broadcasting,DTTB)系統(tǒng)傳輸?shù)膸Y(jié)構(gòu)、信道編碼和調(diào)制作了具體的規(guī)定。其中幀結(jié)構(gòu)的基本單元——信號(hào)幀采用了循環(huán)擴(kuò)展的時(shí)域幀頭結(jié)構(gòu),即在每3780個(gè)符號(hào)的幀體前加入一定長(zhǎng)度的經(jīng)循環(huán)擴(kuò)展后的偽隨機(jī)序列作
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)字電視  FPGA  載波  MCU和嵌入式微處理器  

Xilinx推出針對(duì)Intel前端總線(FSB)的FPGA加速解決方案

  •   賽靈思公司宣布開始正式發(fā)放高性能計(jì)算行業(yè)首款針對(duì)Intel前端總線(FSB)的FPGA加速解決方案商業(yè)許可?;诟咝阅?5nm Virtex™-5 平臺(tái) FPGA 和Intel® QuickAssist技術(shù),賽靈思公司的加速計(jì)算平臺(tái)(Accelerated Computing Platform, ACP)M1許可包支持實(shí)現(xiàn)全速1066MHz FSB性能。ACP M1許可包目前已開始向系統(tǒng)集成商提供,支持他們進(jìn)行解決方案的開發(fā),以提高基于Intel處理器的服務(wù)器平臺(tái)的性能,并保證把功
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  FSB  

基于FPGA的李沙育圖形在手持式示波表中實(shí)現(xiàn)

  •   1.引言   示波器測(cè)量頻率和相位的方法很多, “李沙育圖形法”就是其中用得最多的一種?!袄钌秤龍D形法”又稱波形合成法,就是將被測(cè)頻率的信號(hào)和頻率已知的標(biāo)準(zhǔn)信號(hào)分別加至示波器的Y軸輸入端和x軸輸入端,在示波器顯示屏上將出現(xiàn)一個(gè)合成圖形,這個(gè)圖形就是李沙育圖形。李沙育圖形隨兩個(gè)輸入信號(hào)的頻率、相位、幅度不同,所呈現(xiàn)的波形也不同。   早期的模擬示波器顯示李沙育圖形的原理是將電信號(hào)轉(zhuǎn)換為光信號(hào),核心部分是陰極射線示波管(CRT)。將輸入信號(hào)加到示波管內(nèi)部的偏轉(zhuǎn)系統(tǒng),高速電子經(jīng)聚焦、加速和偏轉(zhuǎn)后,打到熒
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  示波器  MCU和嵌入式微處理器  

WTB網(wǎng)絡(luò)HDLC在FPGA中的實(shí)現(xiàn)

  •   1 引言   TCN(Train Communication Network)總體結(jié)構(gòu)是由WTB(絞線式列車總線)和MVB(多功能車輛總線)組成,符合IEC61375-1標(biāo)準(zhǔn)。本文主要圍繞WTB鏈路控制的幀格式進(jìn)行研究。鑒于IEC61375-1標(biāo)準(zhǔn)中規(guī)定的WTB幀數(shù)據(jù)格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現(xiàn)則圍繞HDLC展開。   隨著深亞微米工藝技術(shù)的發(fā)展,F(xiàn)PGA(Fie
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  TCN  HDLC  FPGA  MCU和嵌入式微處理器  

基于FPGA的可配置通信平臺(tái)設(shè)計(jì)

  • 本文設(shè)計(jì)了一種基于FPGA的、通用可配置的通信開發(fā)與測(cè)試平臺(tái)。針對(duì)不同信道編碼和調(diào)制方式的組合,通過采用實(shí)時(shí)軟硬件重構(gòu)技術(shù),該平臺(tái)可以在短期內(nèi)完成相應(yīng)通信系統(tǒng)的構(gòu)建、驗(yàn)證和配置。
  • 關(guān)鍵字: FPGA  可配置  通信  平臺(tái)設(shè)計(jì)    

異步通信起始位正確檢測(cè)的VHDL實(shí)現(xiàn)

  •   摘要: 基于FPGA/CPLD的UART設(shè)計(jì)眾多,本文分析了3倍頻采樣方法存在的不足,同時(shí)分析了16倍頻采樣對(duì)起始位檢測(cè)的可靠性,并給出相關(guān)的VHDL硬件描述語言程序代碼。   關(guān)健詞: 異步數(shù)據(jù);UART;FPGA/CPLD;VHDL   概述   隨著電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以EDA技術(shù)作為開發(fā)手段,用一塊
  • 關(guān)鍵字: 0711_A  雜志_設(shè)計(jì)天地  嵌入式系統(tǒng)  單片機(jī)  異步數(shù)據(jù)  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

基于FPGA和ARM的圖像采集傳輸系統(tǒng)

  •   引言   圖像處理技術(shù)的快速發(fā)展,使得圖像采集處理系統(tǒng)在提高農(nóng)業(yè)生產(chǎn)自動(dòng)化程度中的應(yīng)用越來越廣泛。目前的圖像采集系統(tǒng)有的基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī),有的基于CCD攝像機(jī)、解碼器、FPGA和DSP,而有的基于CMOS圖像傳感器芯片、FPGA和DSP,它們?cè)趯?shí)時(shí)性,靈活性,可維護(hù)性方面各有優(yōu)缺點(diǎn)。而在農(nóng)業(yè)生產(chǎn)中,以基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī)的系統(tǒng)居多。本文結(jié)合實(shí)際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸需要.充分利用ARM的靈活性和FPGA的并行性特點(diǎn),設(shè)計(jì)了一種基于ARM+FPGA的圖像
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  圖像處理  CCD  FPGA  MCU和嵌入式微處理器  

基于FPGA的高速FIR數(shù)字濾波器的設(shè)計(jì)

  •   1 引 言   目前FIR濾波器的實(shí)現(xiàn)方法主要有3種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實(shí)現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長(zhǎng)和階數(shù)的規(guī)格較少,不能完全滿足實(shí)際需要。使用DSP器件實(shí)現(xiàn)雖然簡(jiǎn)單,但由于程序順序執(zhí)行,執(zhí)行速度必然不快。   FPGA有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適合于數(shù)字信號(hào)處理任務(wù),相對(duì)于串行運(yùn)算為主導(dǎo)的通用DSP芯片來說,其并行性和可擴(kuò)展性更好。但長(zhǎng)期以來,F(xiàn)PGA一直被用于系統(tǒng)邏輯或時(shí)序控制上,很少有信號(hào)處理方面的應(yīng)用,其原因主要是因
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FIR  濾波器  FPGA  MCU和嵌入式微處理器  
共6369條 397/425 |‹ « 395 396 397 398 399 400 401 402 403 404 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473