首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dds+pll

基于多路移相時(shí)鐘的瞬時(shí)測(cè)頻模塊設(shè)計(jì)

  •   0 引 言   目前,脈沖雷達(dá)的脈內(nèi)信號(hào)分析一直是研究的熱點(diǎn)和難點(diǎn),如何能更快速,準(zhǔn)確的對(duì)脈內(nèi)載波頻率測(cè)量成為研究人員關(guān)注的目標(biāo),與此同時(shí)高精度頻率源在無(wú)線電領(lǐng)域應(yīng)用越來(lái)越廣泛,對(duì)頻率測(cè)量設(shè)備有了更高的要求,因此研究新的測(cè)頻方法對(duì)開(kāi)發(fā)低成本、小體積且使用和攜帶方便的頻率測(cè)量設(shè)備有著十分重要的意義。本文根據(jù)雷達(dá)發(fā)射機(jī)頻率快速變化的特點(diǎn),采用目前新型的邏輯控制器件研究新型頻率測(cè)量模塊,結(jié)合等精度內(nèi)插測(cè)頻原理,對(duì)整形放大后的脈沖直接計(jì)數(shù),實(shí)現(xiàn)對(duì)下變頻后單脈沖包絡(luò)的載波快速測(cè)頻。具有測(cè)量精度高,測(cè)量用時(shí)短的
  • 關(guān)鍵字: 測(cè)頻模塊  時(shí)鐘內(nèi)插  時(shí)鐘移相  PLL  脈內(nèi)測(cè)頻  

軟件無(wú)線電的多制式信號(hào)發(fā)生器的設(shè)計(jì)

  •   軟件無(wú)線電是一種無(wú)線電通信新的體系結(jié)構(gòu)。在1992年5月美國(guó)電信系統(tǒng)會(huì)議上,JeoMitola首次提出了軟件無(wú)線電概念,之后迅速引起了人們的關(guān)注,并開(kāi)始對(duì)它進(jìn)行廣泛而深入的研究。具體地說(shuō),軟件無(wú)線電是以可編程的DSP或CPU為中心,將模塊化、標(biāo)準(zhǔn)化的硬件單元以總線方式連接起來(lái),構(gòu)成通用的基本硬件平臺(tái),并通過(guò)軟件加載來(lái)實(shí)現(xiàn)各種無(wú)線通信功能的開(kāi)放式的體系結(jié)構(gòu)。它使得通信系統(tǒng)擺脫了面向設(shè)計(jì)思想,被認(rèn)為是無(wú)線通信從模擬到數(shù)字、從固定到移動(dòng)之后的又一次突破。   在軟件無(wú)線電的研究過(guò)程中,調(diào)制解調(diào)技術(shù)是移動(dòng)通
  • 關(guān)鍵字: 無(wú)線電  信號(hào)發(fā)生器  DSP  DDS  

特瑞仕推出超小型PLL時(shí)鐘發(fā)生器

  •   特瑞仕半導(dǎo)體株式會(huì)社開(kāi)發(fā)了XC25BS8系列內(nèi)置分頻、倍頻電路超小型PLL時(shí)鐘發(fā)生器。   XC25BS8系列是能在低頻輸入8kHz、4095倍的范圍內(nèi)倍頻工作的PLL時(shí)鐘發(fā)生器IC。     輸入端分頻因子(M)可從1~2047的分頻范圍內(nèi)進(jìn)行選擇;輸出端分頻因子(N)可從1~4095的分頻范圍內(nèi)進(jìn)行選擇。輸出頻率在1MHz~100MHz的范圍內(nèi),輸入時(shí)鐘為8kHz~36MHz的標(biāo)準(zhǔn)時(shí)鐘。在內(nèi)部可進(jìn)行微調(diào),在少量外置部件的條件下動(dòng)作。從CE端子輸入低電平信號(hào),可停止整個(gè)芯片動(dòng)作,抑制
  • 關(guān)鍵字: 半導(dǎo)體  特瑞仕  時(shí)鐘發(fā)生器  PLL  

在實(shí)時(shí)分布嵌入式應(yīng)用平臺(tái)上進(jìn)行設(shè)計(jì)與調(diào)試

  •   實(shí)時(shí)系統(tǒng)設(shè)計(jì)師和嵌入式軟件開(kāi)發(fā)工程師對(duì)獨(dú)立的或者與嵌入式系統(tǒng)關(guān)聯(lián)不大的設(shè)計(jì)、開(kāi)發(fā)和調(diào)試工具與技術(shù)都非常熟悉。他們通常在設(shè)計(jì)階段使用UML,在開(kāi)發(fā)階段使用IDE,在集成與調(diào)試階段使用調(diào)試器和邏輯分析器(位于其它工具之中)。   過(guò)去相互連接的節(jié)點(diǎn)通常只有幾個(gè),且每個(gè)節(jié)點(diǎn)之間的功能劃分非常明晰,但隨著嵌入式系統(tǒng)之間互聯(lián)的普遍化,如今常常是幾十個(gè)甚至數(shù)百個(gè)節(jié)點(diǎn)都共同分擔(dān)著一些邏輯應(yīng)用功能。   事實(shí)上,隨著實(shí)時(shí)系統(tǒng)與企業(yè)系統(tǒng)之間聯(lián)系越來(lái)越緊密,這種分布式系統(tǒng)在操作系統(tǒng)和執(zhí)行處理器方面的差異越來(lái)越顯著。本
  • 關(guān)鍵字: 嵌入式  軟件測(cè)試  分布式系統(tǒng)開(kāi)發(fā)  實(shí)時(shí)分布式系統(tǒng)開(kāi)發(fā)  QoS  DDS  

安森美半導(dǎo)體推出新的PureEdge?高性能單頻和雙頻晶體振蕩器模塊

  •   全球領(lǐng)先的高能效電源半導(dǎo)體解決方案供應(yīng)商安森美半導(dǎo)體(ON Semiconductor,美國(guó)納斯達(dá)克上市代號(hào):ONNN)擴(kuò)充了高性能時(shí)鐘和數(shù)據(jù)管理產(chǎn)品系列,推出九款基于鎖相環(huán)(PLL)的新PureEdge?時(shí)鐘模塊,替代晶體振蕩器(XO)。NBXxxxx系列非常適用于高速網(wǎng)絡(luò)、電信和高端計(jì)算應(yīng)用。   安森美半導(dǎo)體亞太區(qū)標(biāo)準(zhǔn)產(chǎn)品部市場(chǎng)營(yíng)銷(xiāo)副總裁麥滿權(quán)說(shuō):“安森美半導(dǎo)體新的時(shí)鐘模塊標(biāo)志著公司進(jìn)入頻率控制市場(chǎng),以充分發(fā)揮我們公司在高性能、超低抖動(dòng)時(shí)鐘分配領(lǐng)域奠定的長(zhǎng)期領(lǐng)先地位。這
  • 關(guān)鍵字: 安森美半導(dǎo)體  PureEdge  PLL  

采用AD9833 DDS芯片實(shí)現(xiàn)水聲遙控信號(hào)的合成

  • 介紹AD9833 DDS芯片產(chǎn)生水聲遙控信號(hào)的電路設(shè)計(jì)方案。由于采用DDS技術(shù),使整個(gè)電路的軟硬件結(jié)構(gòu)十分簡(jiǎn)單。該芯片與NXP(恩智浦)公司的ARM7處理器LPC2148配合,開(kāi)發(fā)的便攜式水聲遙控發(fā)射器已獲得成功應(yīng)用。
  • 關(guān)鍵字: 水聲遙控  信號(hào)合成  ARM處理器  DDS  

AD9956在短波跳頻電臺(tái)頻率源中的應(yīng)用(04-100)

  •   跳頻通信是擴(kuò)頻通信的一種主要形式。由于其具有抗干擾、抗截獲的能力,并能做到頻譜資源共享,在當(dāng)前軍事抗干擾通信系統(tǒng)中被廣泛應(yīng)用。跳頻通信系統(tǒng)的一項(xiàng)重要參數(shù)是頻率的跳變速度。它在很多程度上決定了跳頻通信系統(tǒng)抗跟蹤式干擾的能力,這一點(diǎn)在電子對(duì)抗中尤為重要。因此,快速跳頻頻率合成器的設(shè)計(jì)就成為跳頻通信的關(guān)鍵之一。目前頻率合成主有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法。直接模擬合成法利用倍頻、分頻、混頻及濾波,從單一或幾個(gè)參數(shù)頻率中產(chǎn)生多個(gè)所需的頻率。該方法頻率轉(zhuǎn)換時(shí)間快(小于100ns),但是
  • 關(guān)鍵字: 中電科  AD9956  DDS  

選擇和表征鎖相環(huán)在定時(shí)和相位控制中的應(yīng)用

  •   鎖相環(huán)(PLL)廣泛應(yīng)用于無(wú)線通信,在基站中的主要用途是為發(fā)射器和接收器中的上變頻和下變頻電路提供一個(gè)穩(wěn)定的、低噪聲的射頻(RF)本地振蕩器(LO)。鑒于PLL本身的性能,它還可以用于控制其他許多電路中時(shí)鐘信號(hào)的定時(shí),而且在某些應(yīng)用中,如果使用得當(dāng)可以代替價(jià)格較貴的定時(shí)芯片。   大多數(shù)高速數(shù)字電路的設(shè)計(jì)工程師會(huì)在注重相位的應(yīng)用中選擇很貴的定時(shí)芯片,因?yàn)橥ǔ6际菍?duì)限定頻率范圍(通常是適合SONET/SDH頻率的線路速率)粗略地表征定時(shí)指標(biāo)。相比之下,PLL器件通常覆蓋了很寬的頻率范圍,而且在相位控制
  • 關(guān)鍵字: 鎖相環(huán)  PLL    

系統(tǒng)時(shí)鐘源的比較選擇及高性能PLL的發(fā)展趨勢(shì)

  • 在所有電子系統(tǒng)中,時(shí)鐘相當(dāng)于心臟,時(shí)鐘的性能和穩(wěn)定性直接決定著整個(gè)系統(tǒng)的性能。典型的系統(tǒng)時(shí)序時(shí)鐘信號(hào)的產(chǎn)生和分配包含多種功能,如振蕩器源、轉(zhuǎn)換至標(biāo)準(zhǔn)邏輯電平的部件以及時(shí)鐘分配網(wǎng)絡(luò)。這些功能可以由元器件芯片組或高度集成的單封裝來(lái)完成,如圖1所示。 系統(tǒng)時(shí)鐘源需要可靠、精確的時(shí)序參考,通常所用的就是晶體。本文將比較兩種主要的時(shí)鐘源——晶體振蕩器(XO,簡(jiǎn)稱(chēng)晶振)模塊和鎖相環(huán)(PLL)合成器,并探討高性能PLL的發(fā)展趨勢(shì)。? ? 圖1:安森美半導(dǎo)體提供的
  • 關(guān)鍵字: 時(shí)鐘源 選擇 PLL 發(fā)展   

基于DDS的鎖相頻率合成器設(shè)計(jì)

  • 采用DDS內(nèi)插PLL混頻,即DDS輸出與PLL反饋回路中的壓控振蕩器(VCO)輸出混頻,相當(dāng)于用DDS取代多環(huán)頻率臺(tái)成器中的低(細(xì))頻率子環(huán),電路結(jié)構(gòu)簡(jiǎn)單,在頻率轉(zhuǎn)換速度、分辨率等方面性能優(yōu)良,并且不存在DDS相噪與雜散惡化的問(wèn)題。本文提出基于該思想的一種VHF段頻率合成器設(shè)計(jì)。
  • 關(guān)鍵字: DDS,鎖相頻率合成器  

基于dds的快速跳頻頻率合成器的設(shè)計(jì)

  • 介紹了直接數(shù)字頻率合成(DDS)技術(shù)的工作原理及特點(diǎn),并給出了基于DDS設(shè)計(jì)快速跳頻頻率合成器的方案。
  • 關(guān)鍵字: 跳頻,DDS, AD9952, SPI  

基于DDS的鎖相頻率合成器設(shè)計(jì)

  • 采用DDS內(nèi)插PLL混頻,即DDS輸出與PLL反饋回路中的壓控振蕩器(VCO)輸出混頻,相當(dāng)于用DDS取代多環(huán)頻率臺(tái)成器中的低(細(xì))頻率子環(huán),電路結(jié)構(gòu)簡(jiǎn)單,在頻率轉(zhuǎn)換速度、分辨率等方面性能優(yōu)良,并且不存在DDS相噪與雜散惡化的問(wèn)題。本文提出基于該思想的一種VHF段頻率合成器設(shè)計(jì)。
  • 關(guān)鍵字: DDS,鎖相頻率合成器  

系統(tǒng)時(shí)鐘源的比較及高性能PLL的趨勢(shì)

  • 在所有電子系統(tǒng)中,時(shí)鐘相當(dāng)于心臟,時(shí)鐘的性能和穩(wěn)定性直接決定著整個(gè)系統(tǒng)的性能。典型的系統(tǒng)時(shí)序時(shí)鐘信號(hào)的產(chǎn) ...
  • 關(guān)鍵字: 振蕩  鎖相環(huán)  PLL  同步  緩存  倍頻  動(dòng)態(tài)  

基于DDS的鎖相頻率合成器設(shè)計(jì)

  •   1 引 言   現(xiàn)代頻半合成源對(duì)頻率精度、分辨率、轉(zhuǎn)換時(shí)間和頻譜純度等指標(biāo)提出了越來(lái)越高的要求。甚高頻(VHF)頻率合成器通常采用多鎖相環(huán)路(PLL)結(jié)構(gòu),多環(huán)合成器將單環(huán)中的巨大分頻比用多個(gè)環(huán)路來(lái)負(fù)擔(dān),同時(shí)各環(huán),尤其足主環(huán)的鑒相頻率大幅度提高,從而滿足了鑒相頻率高、分頻比小和分辨率高等要求。但是由于多環(huán)組合的固有特性,尤其是分辨率每提高1個(gè)數(shù)量級(jí),就要增加一級(jí)子環(huán)路,使得其頻率轉(zhuǎn)換速度低、線路復(fù)雜、可靠性差。   直接數(shù)字式頻率合成技術(shù)(DDS)的頻率分辨率高、頻率轉(zhuǎn)換速度快。DDS/PLL混合
  • 關(guān)鍵字: DDS  鎖相頻率  合成器  模擬IC  
共391條 24/27 |‹ « 18 19 20 21 22 23 24 25 26 27 »

dds+pll介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dds+pll!
歡迎您創(chuàng)建該詞條,闡述對(duì)dds+pll的理解,并與今后在此搜索dds+pll的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473