首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

基于FPGA流水線分布式算法的FIR濾波器的實現(xiàn)

  • 提出了一種采用現(xiàn)場可編程門陣列器件(FPGA)并利用窗函數(shù)法實現(xiàn)線性FIR數(shù)字濾波器的設計方案,并以一個十六階低通FIR數(shù)字濾波器電路的實現(xiàn)為例說明了利用Xilinx公司的Virtex-E系列芯片的設計過程。
  • 關(guān)鍵字: FIR濾波器  窗函數(shù)  FPGA  

基于FPGA的SoC/IP驗證平臺的設計與應用

  • SoC是大規(guī)模集成電路的發(fā)展趨勢。SoC設計必須依靠完整的系統(tǒng)級驗證來保證其正確性。基于FPGA的驗證平臺能夠縮短SoC驗證時間,并提高驗證工作的可靠性,還具有可重用性。本文利用Altera公司的FPGA設計了一個基于片上總線的SoC原型驗證平臺,并將VxWorks嵌入式操作系統(tǒng)應用于此平臺,通過軟硬件協(xié)同驗證的方法,驗證了平臺的可靠性。該平臺在CF卡及通用智能卡SoC芯片驗證中得以應用。
  • 關(guān)鍵字: SoC驗證平臺  系統(tǒng)級驗證  FPGA  

基于FPGA實現(xiàn)CPCI數(shù)據(jù)通信

  • 本文設計的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應的控制信號,完成對數(shù)據(jù)的快速讀寫,從而實現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
  • 關(guān)鍵字: CPCI協(xié)議轉(zhuǎn)換  Verilog  FPGA  

基于FPGA的主從式高速數(shù)據(jù)采集與傳輸系統(tǒng)

  • 針對數(shù)據(jù)采集系統(tǒng)有信號形式多樣、實時傳輸和靈活配置的要求,介紹了一種基于FPGA的數(shù)據(jù)采集和傳輸系統(tǒng),以及系統(tǒng)數(shù)字電路的程序設計。該系統(tǒng)以現(xiàn)場可編程邏輯陣列(FPGA)作為數(shù)據(jù)采集、預處理、組幀和傳輸?shù)目刂坪诵?,通過低速串口接收控制命令,以高速USB接口向控制臺發(fā)送采集數(shù)據(jù)幀,設計了數(shù)字FIR濾波器濾除采集電路的信號干擾。
  • 關(guān)鍵字: 數(shù)字FIR濾波器  數(shù)據(jù)采集系統(tǒng)  FPGA  

基于FPGA的指紋識別系統(tǒng)的設計與實現(xiàn)

  • 為了提高指紋識別系統(tǒng)的實時性和處理速度,設計和實現(xiàn)了一種基于FPGA的嵌入式指紋識別系統(tǒng)。該系統(tǒng)采用處理器結(jié)合自定義硬件邏輯的方法,以下載到FPGA的MICOBLAZE嵌入式軟核為系統(tǒng)控制模塊,運用FPGA路基單元實現(xiàn)指紋圖像的處理。
  • 關(guān)鍵字: 指紋識別  MICOBLAZE  FPGA  

一種基于FPGA的幀同步提取方法的研究

  • 簡要地介紹了M序列碼作為同步頭的幀同步提取的原理。在研究了相關(guān)處理的基礎上,提出了采用補碼配對相減匹配濾波法實現(xiàn)同步提取的新方法。該方法僅利用減法器和加法器,不僅使電路設計簡單,而且使電路得到極大的優(yōu)化,大大節(jié)省了FPGA內(nèi)部資源。
  • 關(guān)鍵字: M序列碼  幀同步提取  FPGA  

針對FPGA優(yōu)化的高分辨率時間數(shù)字轉(zhuǎn)換陣列電路

  • 介紹一種針對FPGA優(yōu)化的時間數(shù)字轉(zhuǎn)換陣列電路。利用FPGA片上鎖相環(huán)對全局時鐘進行倍頻與移相,通過時鐘狀態(tài)譯碼的方法解決了FPGA中延遲的不確定性問題,完成時間數(shù)字轉(zhuǎn)換的功能。
  • 關(guān)鍵字: 時間數(shù)字轉(zhuǎn)換  鎖相環(huán)  FPGA  

多項式擬合在log-add算法單元中的應用及其FPGA實現(xiàn)

  • 綜合考慮面積和速度等因素,采用一次多項式擬合實現(xiàn)了簡單快速的log-add算法單元。實驗結(jié)果表明,在相同的精度要求下,其FPGA實現(xiàn)資源占用合理,硬件開銷好于其他次數(shù)的多項式擬合實現(xiàn)方案。
  • 關(guān)鍵字: log-add算法單元  多項式擬合  FPGA  

Canny算法的改進及FPGA實現(xiàn)

  • 通過對傳統(tǒng)Canny邊緣檢測算法的分析提出了相應的改進方法。通過模板代替卷積、適當?shù)慕谱儞Q、充分利用并行處理單元等使其能夠用FPGA實現(xiàn)。
  • 關(guān)鍵字: Canny邊緣檢測算法  卷積  FPGA  

基于FPGA的三相PWM發(fā)生器

  • 介紹了基于FPGA設計的三相PWM發(fā)生器。該發(fā)生器具有靈活和可編程等優(yōu)點,可應用于交流電機驅(qū)動用的三相電壓源逆變器。實驗結(jié)果驗證了本設計的有效性。
  • 關(guān)鍵字: PWM發(fā)生器  三相逆變器  FPGA  

基于小波變換的ECG信號壓縮及其FPGA實現(xiàn)

  • 小波變換在ECG信號處理中的應用得到了很多研究人員的關(guān)注。本文研究了5層5/3提升小波變換及其反變換的FPGA實現(xiàn),并將其應用于ECG信號的壓縮,在均方誤差可控的范圍內(nèi)獲得了較大的壓縮比,并利用設計的硬核實現(xiàn)了信號的重建。
  • 關(guān)鍵字: ECG信號處理  小波變換  FPGA  

獨立式多分辨率VGA/DVI壓縮存儲系統(tǒng)

  • 一種獨立式多分辨率VGA/DVI壓縮存儲系統(tǒng),該系統(tǒng)支持VGA/DVI輸入,同時支持SVGA、XGA、SXGA、UXGA、1080p等任意分辨率圖像的連續(xù)壓縮和存儲。在100 MHz時鐘頻率下,系統(tǒng)可以對圖像SXGA和UXGA實時壓縮為(25幀/s)和(17幀/s)。實驗表明,在不同碼率下,系統(tǒng)的單幀圖像壓縮性能與JPEG2000標準近似,PSNR值優(yōu)于JPEG標準。
  • 關(guān)鍵字: VGA/DVI壓縮存儲系統(tǒng)  圖像壓縮  FPGA  

SAR高速海量數(shù)據(jù)存儲與回放系統(tǒng)設計

  • 為了解決SAR匹配成像數(shù)據(jù)以及合成孔徑雷達中頻采樣后高速海量數(shù)據(jù)的存儲問題,介紹了一種基于FPGA控制的NAND Flash數(shù)據(jù)存儲及回放系統(tǒng)設計方案。實驗證明,該系統(tǒng)能以3 Gb/s碼流實時存儲數(shù)據(jù)具有強實時性,且性能穩(wěn)定,有很好的工程使用價值。
  • 關(guān)鍵字: 合成孔徑雷達  海量數(shù)據(jù)存儲  FPGA  

一種跳頻MSK信號檢測算法及FPGA實現(xiàn)

  • 為了準確截獲并識別目標信號,針對軍事通信信號環(huán)境設計了一種MSK信號檢測識別方法,并使用FPGA進行了設計實現(xiàn)。
  • 關(guān)鍵字: MSK信號檢測  頻譜利用率  FPGA  

一種改進型surendra背景更新算法的FPGA實現(xiàn)

  • 針對現(xiàn)有的動態(tài)背景提取運動目標物體算法復雜且難以在硬件上實現(xiàn)的問題,研究了改進型surendra背景更新算法原理的特點,提出了改進型surendra背景更新算法的硬件結(jié)構(gòu),并對硬件結(jié)構(gòu)進行綜合、仿真后,在FPGA芯片上實現(xiàn)。
  • 關(guān)鍵字: 運動目標提取  surendra背景更新算法  FPGA  
共9865條 88/658 |‹ « 86 87 88 89 90 91 92 93 94 95 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473