fpga 文章 進入fpga 技術(shù)社區(qū)
基于FPGA的FIR數(shù)字濾波器設(shè)計與仿真
- 實現(xiàn)數(shù)字化是控制系統(tǒng)的重要發(fā)展方向,而數(shù)字信號處理已在通信、語音、圖像、自動控制、雷達、軍事、航空航天等領(lǐng)域廣泛應(yīng)用。數(shù)字信號處理方法通常涉及變換、濾波、頻譜分析、編碼解碼等處理。數(shù)字濾波是重要環(huán)節(jié),它能滿足濾波器對幅度和相位特性的嚴格要求,克服模擬濾波器所無法解決的電壓和溫度漂移以及噪聲等問題。而有限沖激響應(yīng)FIR濾波器在設(shè)計任意幅頻特性的同時能夠保證嚴格的線性相位特性。利用FPGA可以重復配置高精度的FIR濾波器,使用VHDL硬件描述語言改變?yōu)V波器的系數(shù)和階數(shù),并能實現(xiàn)大量的卷積運算算法。結(jié)合MA
- 關(guān)鍵字: FPGA FIR 數(shù)字濾波器
基于XC2V1000型FPGA的FIR抽取濾波器的設(shè)計
- 1 引言 抽取濾波器廣泛應(yīng)用在數(shù)字接收領(lǐng)域,是數(shù)字下變頻器的核心部分。目前,抽取濾波器的實現(xiàn)方法有3種:單片通用數(shù)字濾波器集成電路、DSP和可編程邏輯器件。使用單片通用數(shù)字濾波器很方便,但字長和階數(shù)的規(guī)格較少,不能完全滿足實際需要。使用DSP雖然簡單,但程序要順序執(zhí)行,執(zhí)行速度必然慢?,F(xiàn)場可編程門陣列(FPGA)有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適用于數(shù)字信號處理,但長期以來,用FPGA實現(xiàn)抽取濾波器比較復雜,其原因主要是FPGA中缺乏實現(xiàn)乘法運算的有效結(jié)構(gòu)?,F(xiàn)在,FPGA集成了乘法器
- 關(guān)鍵字: FPGA 抽取濾波器
二維FIR濾波器的FPGA實現(xiàn)
- O 引言 二維有限長單位脈沖響應(yīng)濾波器(2D—FIR)用于對二維信號的處理,如在通信領(lǐng)域中廣泛采用2D-FIR完成對I、Q兩支路基帶信號的濾波[1]。由于涉及大量復數(shù)運算并且實時性要求高,如果不對算法作優(yōu)化在技術(shù)上很難實現(xiàn)。目前主要設(shè)計方案是利用FPGA廠商提供的一維FIR知識產(chǎn)權(quán)核(IP),組成二維濾波器[2]。這種方案沒有考濾復數(shù)運算的特點,不可能在算法上優(yōu)化,而且IP核的內(nèi)部代碼是不可修改的,因此在不同廠商的器件上不可移植。2D_FIR的復數(shù)運算都需轉(zhuǎn)成實數(shù)運算來實現(xiàn)的,而其中
- 關(guān)鍵字: FIR濾波器 FPGA
基于FPGA分布式算法的低通FIR濾波器的設(shè)計與實現(xiàn)
- 0 引言 傳統(tǒng)數(shù)字濾波器硬件的實現(xiàn)主要采用專用集成電路(ASIC)和數(shù)字信號處理器(DSP)來實現(xiàn)。FPGA內(nèi)部的功能塊中采用了SRAM的查找表(lo-ok up table,LUT)結(jié)構(gòu),這種結(jié)構(gòu)特別適用于并行處理結(jié)構(gòu),相對于傳統(tǒng)方法來說,其并行度和擴展性都很好,它逐漸成為構(gòu)造可編程高性能算法結(jié)構(gòu)的新選擇。 分布式算法是一種適合FPGA設(shè)計的乘加運算,由于FPGA中硬件乘法器資源有限,直接應(yīng)運乘法會消耗大量的資源。本文利用了豐富的存儲器資源進行查找表運算,設(shè)計了一種基于分布式算法低通FI
- 關(guān)鍵字: FPGA 濾波器 DSP
基于FPGA 的FIR 數(shù)字濾波器設(shè)計方案
- 本文簡要介紹了FIR數(shù)字濾波器的結(jié)構(gòu)特點和基本原理,提出基于FPGA和DSP Builder的FIR數(shù)字濾波器的基本設(shè)計流程和實現(xiàn)方案。 在Matlab/Simulink環(huán)境下,采用DSP Builder模塊搭建FIR模型,根據(jù)FDATool工具對FIR濾波器進行了設(shè)計,然后進行系統(tǒng)級仿真和ModelSim功能仿真,其仿真結(jié)果表明其數(shù)字濾波器的濾波效果良好。通過SignalCompiler把模型轉(zhuǎn)換成VHDL語言加入到FPGA的硬件設(shè)計中,從QuartusⅡ軟件中的虛擬邏輯分析工具SignalT
- 關(guān)鍵字: FPGA FIR 數(shù)字濾波器
零基礎(chǔ)學FPGA(五)Verilog語法基基礎(chǔ)基礎(chǔ)(下)
- 9、關(guān)于任務(wù)和函數(shù)的小結(jié),挑幾點重要的說一下吧 (1)任務(wù)具有多個輸入、輸入/輸出和輸出變量,在任務(wù)重可以使用延遲、事件和時序控制結(jié)構(gòu),在任務(wù)重可以調(diào)用其它任務(wù)和函數(shù)。與任務(wù)不同,函數(shù)具有返回值,而且至少要有一個輸入變量,而且在函數(shù)中不能使用延遲、事件和時序控制結(jié)構(gòu),函數(shù)可以條用函數(shù),但是不能調(diào)用任務(wù)。 (2)在聲明函數(shù)時,系統(tǒng)會自動的生成一個寄存器變量,函數(shù)的返回值通過這個寄存器返回到調(diào)用處。 (3)函數(shù)和任務(wù)都包含在設(shè)計層次中,可以通過層次名對他們實行調(diào)用。這句話什么意思啊?
- 關(guān)鍵字: FPGA Verilog
示波器高刷新率是如何煉成的
- 之前有一篇文章提到《為何示波器廠商從不提及刷新率》,講述了市面上各示波器廠商在刷新率參數(shù)上的市場現(xiàn)狀。而很多示波器用戶無不關(guān)心示波器的刷新率指標,近期我司FAE在與客戶交流時,很多客戶對ZDS2022示波器具有33萬次幀/秒的高刷新率很感興趣,這樣高的刷新率到底是怎樣做出來的呢? 什么是波形刷新率? 波形刷新率又叫波形捕獲率,指的是每秒鐘波形刷新的次數(shù),表示為波形數(shù)每秒(wfms/s)。事實上,示波器從采集信號到屏幕上顯示出信號波形的過程,是由若干個捕獲周期組成的。一個捕獲周期包括采樣時間
- 關(guān)鍵字: 示波器 ZDS2022 FPGA
基于FPGA的無損圖像壓縮系統(tǒng)設(shè)計
- 摘要:本文簡要介紹了圖像壓縮的重要性和常用的無損圖像壓縮算法,分析了快速高效無損圖像壓縮算法(FELICS)的優(yōu)勢,隨后詳細分析了該算法的編碼步驟和硬件實現(xiàn)方案,最后公布了基于該方案的FPGA性能指標。和其他壓縮算法相比該方案可極大地減小無損圖像壓縮系統(tǒng)所需的存儲空間和壓縮時間。 引言 隨著信息技術(shù)的巨大革新,數(shù)據(jù)存儲和傳輸開始在人類生活中變得越來越重要,數(shù)據(jù)壓縮技術(shù)因而應(yīng)運而生,它不僅能減少數(shù)據(jù)存儲所需的空間還可以緩解傳輸帶寬的壓力。數(shù)據(jù)壓縮可以分為有損壓縮和無損壓縮兩種,其中有損壓縮技
- 關(guān)鍵字: FPGA 圖像壓縮 像素點 GOLOMB-RICE 存儲器 201501
2015:工業(yè)與汽車電子展望
- 摘要:通過走訪部分電機驅(qū)動、汽車電子、測試測量的領(lǐng)先廠商,展望了相關(guān)領(lǐng)域的發(fā)展趨勢。 電機驅(qū)動的關(guān)鍵詞:高效、一對多和遠程控制 縱觀2014年,電機控制的發(fā)展速度雖然不像消費品那樣迅猛,但是一直在不斷進步,比如近兩年大熱的FOC控制和家電變頻化,以及因傳感器的一些弊端引發(fā)的無傳感器控制需求,業(yè)界都有很強烈的興趣。 Microchips公司16位單片機產(chǎn)品部產(chǎn)品營銷經(jīng)理Erlendur Kristjansson指出,在接下來幾年,采用梯形波或6步逆變器控制的BLDC電機正轉(zhuǎn)向依靠無傳感
- 關(guān)鍵字: 汽車電子 電機驅(qū)動 MCU FPGA 201501
2015:物聯(lián)網(wǎng)引領(lǐng)芯片廠商創(chuàng)新
- 摘要:通過對部分行業(yè)有代表性的芯片和軟件廠商的走訪,折射了2015年及今后物聯(lián)網(wǎng)芯片的技術(shù)和產(chǎn)品走勢。包括從技術(shù)上,不可忽略大數(shù)據(jù)的分析/云計算。對部分芯片廠商來說,實際上更關(guān)心每個小數(shù)據(jù)的收集是否安全、可靠。另外,物聯(lián)網(wǎng)對傳感器、傳感器樞紐芯片等提出了挑戰(zhàn),并需要良好的能量采集芯片,也需要系統(tǒng)更加節(jié)能。物聯(lián)網(wǎng)的熱門研發(fā)領(lǐng)域是可穿戴,需要芯片在性能、小型化等方面進行創(chuàng)新。 IoT帶來兩個意想不到的趨勢 Altera公司總裁、CEO兼董事會主席John Daane:當我們展望2015年時,發(fā)
- 關(guān)鍵字: 物聯(lián)網(wǎng) 以太網(wǎng) WiFi FPGA 大數(shù)據(jù) 云計算 201501
零基礎(chǔ)學FPGA(二)關(guān)于觸發(fā)器
- 太書面化的話我就不說了啊,有些東西就像書上寫的,真的看著看著就想睡覺了,還是大白話直白哈。 1、關(guān)于觸發(fā)器的分類 觸發(fā)器呢大體可以按這幾個部分分類:1、按晶體管性質(zhì)分,可以分為BJT集成電路觸發(fā)器和MOS型集成電路觸發(fā)器。2、按工作方式分,可分為異步工作方式和同步工作方式,異步工作方式也就是不受時鐘控制,像基本RS觸發(fā)器,同步方式就是受時鐘控制,稱為時鐘觸發(fā)器。3、按結(jié)構(gòu)方式分,可分為維持阻塞觸發(fā)器,延邊觸發(fā)器,主從觸發(fā)器等。4、按邏輯功能分,可分為RS觸發(fā)器,JK觸發(fā)器,D觸發(fā)器,T觸發(fā)
- 關(guān)鍵字: FPGA 觸發(fā)器
零基礎(chǔ)學FPGA (一) 關(guān)于我和FPGA
- 剛開始也不知道寫點什么,畢竟我才剛剛認識FPGA不久,也寫不出什么東西,就寫點關(guān)于我的經(jīng)歷吧,反正又不是寫書~就隨便扯點,就當是我的博客的開篇吧! 我現(xiàn)在是一名大二的學生,讀的是一所普通重點本科,也就是非211啦!專業(yè)呢,是通信工程。在大學待了也差不多一年半了,給我的整體感覺是,大學豐富的生活是有了,豐富的課余活動甚至沖散了當時我念高中時對理想的追求。一年前,我抱著對大學的無比崇敬邁進了大學校門,剛來嘛,當然要做個乖孩子,每天早上起很早去早讀,每次上課都坐第一排,下了課去自習室寫個作業(yè),晚上回去
- 關(guān)鍵字: FPGA DSP Labview
迎向SDN與NFV FPGA早已做好準備
- 網(wǎng)路速度與資料訊息呈現(xiàn)暴炸性的成長,從資料中心、網(wǎng)通乃至于電信業(yè)者無不被這樣的發(fā)展洪流所影響,這也使得晶片業(yè)者們開始采取了一些動作,F(xiàn)PGA(可編程邏輯閘陣列)領(lǐng)導供應(yīng)商Xilinx(賽靈思)可以說是其中之一。 ? Xilinx有線通訊部門總監(jiān)Gilles Garcia指出,近年來相當熱門的SDN(軟體定義網(wǎng)路)與NFV(網(wǎng)路功能虛擬化)預(yù)計將在2015年創(chuàng)造近100億美金的產(chǎn)值,這對于相關(guān)產(chǎn)業(yè)而言,無疑是相當大的機會。他進一步談到,看待SDN或是NFV,還是可以分成軟體
- 關(guān)鍵字: Xilinx SDN NFV FPGA
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473