首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

基于FPGA的數字溫度測量儀設計與實現

  • 摘要:溫度測量儀是一種常用的檢測儀器,文章中利用FPGA器件和DS18B20傳感器設計實現了一種數字溫度測量儀,用于室溫的檢測。該測量儀具有結構簡單、抗干擾能力強、精確性高、轉換速度快、擴展性好等優(yōu)點。
    關鍵詞:
  • 關鍵字: FPGA  數字溫度  測量儀    

一種基于FPGA的多電平變流器脈沖生成方法

  • 摘要:提出一種基于現場可編程門陣列(FPGA)及不對稱規(guī)則采樣的級聯H橋型變流器觸發(fā)脈沖的快速生成方法。詳細分析了基于不對稱規(guī)則采樣的載波相移SPWM(CPS-SPWM)觸發(fā)脈沖的快速生成原理。重點介紹了基于FPGA的CPS-SPW
  • 關鍵字: FPGA  電平  變流器  脈沖    

基于FPGA技術的RS 232接口時序電路設計

  • 摘要:RS 232接口是現在最常用的一種通信接口。隨著FPGA技術的高速發(fā)展,一些常見的接口電路的時序電路可以通過FPGA實現,通過這種設計可減少電路系統(tǒng)元件的數量,提高系統(tǒng)集成度和可靠性。詳細闡述了如何通過FPGA實
  • 關鍵字: FPGA  232  接口時序  電路設計    

基于FPGA的LCD測試用信號發(fā)生器設計

  • 摘要:在檢測液晶屏特性和質量時,需要控制液晶屏顯示一些標準信號。已有的一些信號產生設備產生的是AV信號、VGA信號或YPhPr信號等模擬制式的信號。模擬制式的信號需要經過圖形處理器(GPU)轉換成數字LVDS信號,然后輸
  • 關鍵字: FPGA  LCD  測試  信號發(fā)生器    

基于FPGA的數字穩(wěn)定校正單元的實現

  • 摘要:為了實現對非相干雷達的接收相參處理,基于數字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設計了一種基于FPGA的DSU硬件實現方法。實驗結果表明基于FPGA的DSU方法可以提高程序的
  • 關鍵字: FPGA  數字穩(wěn)定校正    

基于DSP器件的現場可編程技術

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: DSP  現場可編程  FPGA  

基于ARM+FPGA的高速同步數據采集方案

  • 標簽:ARM+FPGA 數據采集大多數的勘探、觀測工作都是在嚴苛的環(huán)境中進行的,對數據的準確性、實時性都有著較高的要求,并且大多情況下要求多參數同步測量。北京恒頤針對勘探、測控等行業(yè)的特點,推出了基于ARM+FPGA
  • 關鍵字: 數據采集  方案  同步  高速  ARM  FPGA  基于  

嵌入式與邊界設備提供了測試機會

  • 有兩類應用提出了設計與測試挑戰(zhàn),雖然它們并不要求最高的帶寬、數據速率和存儲器深度。據Agilent技術公...
  • 關鍵字: 嵌入式系統(tǒng)  測試與測量  FPGA  

Altera發(fā)售業(yè)界最快、具有背板功能收發(fā)器的Stratix V FPGA

  •         2012年8月1號,北京——Altera公司(Nasdaq: ALTR)今天宣布,開始批量發(fā)售FPGA業(yè)界性能最好、具有背板功能的收發(fā)器。Altera的Stratix® V FPGA是業(yè)界唯一能夠提供14.1 Gbps收發(fā)器帶寬的FPGA,也是唯一支持最新一代光纖通道協(xié)議(16GFC)的FPGA。背板、交換機、數據中心、云計算應用、測試測量系統(tǒng)以及存儲區(qū)域網的開發(fā)人員采用Altera最新一
  • 關鍵字: Altera  FPGA  

利用FPGA搭建高等級視頻監(jiān)控系統(tǒng)

  • 標簽:HD PCB全視頻幀速率下的高分辨率(HD)安全監(jiān)控處理系統(tǒng)對處理器件的要求越來越高,單芯片DSP處理已經無法適應,多芯片、多核或者CPU+DSP的方式雖然在某些情況下能夠滿足需求,但其在PCB成本、系統(tǒng)資源占用以及
  • 關鍵字: 視頻  監(jiān)控系統(tǒng)  高等級  搭建  FPGA  利用  

基于FPGA的34位串行編碼信號設計與實現

  • 摘要:為實現某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計
  • 關鍵字: FPGA  串行  編碼  信號設計    

基于FPGA的DDC設計及仿真

  • 摘要:在軟件無線電數字接收機中,從AD前端采集過來的數字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數字信號頻率,方便后端DSP實時完成
  • 關鍵字: FPGA  DDC  仿真    

基于FPGA部分動態(tài)可重構的信號解調系統(tǒng)的實現

  • 摘要:針對調制樣式在不同環(huán)境下的變化,采用了FPGA部分動態(tài)可重構的新方法,通過對不同調制樣式信號的解調模塊的動態(tài)加載,來實現了不同環(huán)境下針對不同調制樣式的解調這種方式比傳統(tǒng)的設計方式具有更高的靈活性、可
  • 關鍵字: FPGA  部分動態(tài)可重構  信號解調系統(tǒng)    

MP3數字播放機系統(tǒng)的FPGA設計介紹

  • MP3數字播放機系統(tǒng)的FPGA設計介紹,1 引 言

    MPEG(活動影像專業(yè)人員組織)是為數字音頻確定單一編碼和解碼(壓縮/解壓縮)方法于1988年建立的。1992年,國際標準組織(ISO)和國際電工委員會(IEC)為音頻和視頻編碼建立了MPEG1(ISO/IEC11172)標準
  • 關鍵字: 設計  介紹  FPGA  系統(tǒng)  數字  播放機  MP3  

FPGA時序收斂分析

  • FPGA時序收斂分析,您編寫的代碼是不是雖然在仿真器中表現正常,但是在現場卻斷斷續(xù)續(xù)出錯?要不然就是有可能在您使用更高版本的工具鏈進行編譯時,它開始出錯。您檢查自己的測試平臺,并確認測試已經做到 100% 的完全覆蓋,而且所有測試
  • 關鍵字: 分析  收斂  時序  FPGA  
共6376條 213/426 |‹ « 211 212 213 214 215 216 217 218 219 220 » ›|

fpga 介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內部包括可 [ 查看詳細 ]

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473