首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga

FPGA+DSP實(shí)時(shí)三維圖像信息處理系統(tǒng)

  •   三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點(diǎn)和難點(diǎn),目前國(guó)內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴(lài)高性能通用PC完成圖像采集、預(yù)處理、重建、構(gòu)型等囊括底層和高層的處理工作。三維圖像處理數(shù)據(jù)量特別大、運(yùn)算復(fù)雜,單純依靠通用PC很難達(dá)到實(shí)時(shí)性要求,不能滿(mǎn)足現(xiàn)行高速三維圖像處理應(yīng)用。   本系統(tǒng)中,采用FPGA實(shí)現(xiàn)底層的信號(hào)預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對(duì)比較簡(jiǎn)單,可同時(shí)兼顧速度和靈活性。高層處理算法數(shù)據(jù)量較少、算法結(jié)構(gòu)復(fù)雜,可采用運(yùn)算速度快、尋址方式靈活、通信機(jī)制強(qiáng)大的
  • 關(guān)鍵字: FPGA  DSP  三維圖像信息處理  EVIP  PCI  

利用Virtex-5 FPGA實(shí)現(xiàn)最低功耗解決方案

  •   過(guò)渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來(lái)的優(yōu)勢(shì):低成本、高性能和更強(qiáng)的邏輯能力。盡管這些優(yōu)勢(shì)能夠?yàn)楦呒?jí)系統(tǒng)設(shè)計(jì)帶來(lái)激動(dòng)人心的機(jī)會(huì),但65納米工藝節(jié)點(diǎn)本身也帶來(lái)了新的挑戰(zhàn)。例如,在為產(chǎn)品選擇FPGA時(shí),功耗的考慮變得越來(lái)越重要。很可能下一代設(shè)計(jì)會(huì)需要在功耗預(yù)算不變(或更小)的情況下,集成更多的特性和實(shí)現(xiàn)更高的性能。   本文將分析功耗降低所帶來(lái)的益處,還將介紹Virtex-5器件中所采用的多種技術(shù)和結(jié)構(gòu)上的革新,它們能提供功耗最低的解決方案,并且不犧牲性能。   降低功耗的好處   
  • 關(guān)鍵字: FPGA  低功耗  Virtex-5  靜態(tài)功耗  動(dòng)態(tài)功耗  

飛思卡爾推出世界首款軟ColdFire32位內(nèi)核FPGA

  •   2008年6月9日,為了滿(mǎn)足高度定制化半導(dǎo)體解決方案的市場(chǎng)需求,飛思卡爾在Altera Cyclone III系列FPGA上推出32位V1 ColdFire內(nèi)核的首款現(xiàn)場(chǎng)可編程?hào)鸥耜嚵校‵PGA)。半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)許可專(zhuān)家IPextreme公司將通過(guò)其在線Core Store™市場(chǎng)免費(fèi)為Cyclone III客戶(hù)提供V1內(nèi)核許可。   V1 ColdFire內(nèi)核許可為那些不能通過(guò)標(biāo)準(zhǔn)嵌入式處理器和片上系統(tǒng)(SOC)器件解決其設(shè)計(jì)問(wèn)題的工程師提供一款靈活、經(jīng)濟(jì)高效的解決方案。
  • 關(guān)鍵字: 飛思卡爾  FPGA  內(nèi)核  Cyclone  

為什么嵌入式開(kāi)發(fā)人員要使用FPGA

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA    嵌入式系統(tǒng)  

Altera為SOPC Builder工具推出32位V1 ColdFire軟核

  •   為幫助系統(tǒng)級(jí)設(shè)計(jì)人員在FPGA軟核處理器上有更多的選擇,Altera公司(NASDAQ: ALTR)今天宣布,F(xiàn)reescale將為SOPC Builder工具推出32位V1 ColdFire軟核。為迅速方便的使用Altera® Cyclone® III FPGA建立系統(tǒng)級(jí)設(shè)計(jì),設(shè)計(jì)人員現(xiàn)在使用SOPC Builder工具時(shí),可以選擇Freescale®、ARM®或者Altera軟核處理器以及50多種其他的知識(shí)產(chǎn)權(quán)(IP)模塊。   SOPC Builder是獨(dú)特的A
  • 關(guān)鍵字: Altera  SOPC Builder  軟核  Freescale  FPGA  

在采用FPGA設(shè)計(jì)DSP系統(tǒng)中仿真的重要性

  • 仿真是所有系統(tǒng)成功開(kāi)發(fā)的基礎(chǔ)。通過(guò)在不同條件、參數(shù)值和輸入情況下對(duì)系統(tǒng)進(jìn)行高級(jí)行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問(wèn)題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問(wèn)題和編程問(wèn)題。通過(guò)在系統(tǒng)級(jí)工作,設(shè)計(jì)人員可以確定這一階段的問(wèn)題是來(lái)自設(shè)計(jì)缺陷,而不是編程問(wèn)題。此外,在信號(hào)處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯(cuò)誤診斷延遲”時(shí)間――從設(shè)計(jì)中出現(xiàn)錯(cuò)誤到發(fā)現(xiàn)錯(cuò)誤并分離錯(cuò)誤的時(shí)間。
  • 關(guān)鍵字: 真的  重要性  系統(tǒng)  DSP  FPGA  設(shè)計(jì)  采用  

全新片上可編程系統(tǒng)(SOPC)多參監(jiān)護(hù)儀專(zhuān)用主控板簡(jiǎn)介

  •   多參監(jiān)護(hù)儀主控板是多參監(jiān)護(hù)儀執(zhí)行信息處理的核心部件,主要解決臨床生理信息的傳輸、存儲(chǔ)、顯示、交換和信息數(shù)據(jù)的組合加工。特別是數(shù)字化醫(yī)院的發(fā)展,HIS、CIS 系統(tǒng)的建立和普遍使用,使得多參監(jiān)護(hù)儀不僅是一個(gè)生理參數(shù)的顯示和記錄終端,而且正成為醫(yī)療單位信息系統(tǒng)中必不可少的一個(gè)重要的臨床、生理信息平臺(tái)。它的許多技術(shù)指標(biāo)直接體現(xiàn)了多參監(jiān)護(hù)儀整機(jī)的重要技術(shù)性能指標(biāo)。在多參監(jiān)護(hù)儀市場(chǎng)競(jìng)爭(zhēng)日趨激烈的今天,選擇一款技術(shù)既先進(jìn),性能價(jià)格比又高的主控板,無(wú)疑可以大大提高它的市場(chǎng)競(jìng)爭(zhēng)力。   一、目前國(guó)內(nèi)多參監(jiān)護(hù)儀主控板
  • 關(guān)鍵字: SOPC  主控板  監(jiān)護(hù)儀  ARM  IP  FPGA  

基于FPGA的通用開(kāi)關(guān)電源控制器硬件模擬開(kāi)發(fā)平臺(tái)的

  • 設(shè)計(jì)了一套基于FPGA的通用離線開(kāi)關(guān)電源硬件模擬開(kāi)發(fā)平臺(tái),并對(duì)此硬件開(kāi)發(fā)平臺(tái)的硬件組成及工作原理進(jìn)行了分析。利用此硬件開(kāi)發(fā)平臺(tái)對(duì)開(kāi)關(guān)電源控制器進(jìn)行硬件模擬,可以彌補(bǔ)控制芯片設(shè)計(jì)過(guò)程中軟件仿真的不足,大大縮短控制芯片開(kāi)發(fā)周期。
  • 關(guān)鍵字: FPGA  通用開(kāi)關(guān)電源  控制器  開(kāi)發(fā)平臺(tái)    

NVCM ——PLD便攜應(yīng)用方案的新選擇

  • 根據(jù)Semico調(diào)查研究,對(duì)于可編程邏輯芯片(PLD而言,便攜式應(yīng)用是一個(gè)快速增長(zhǎng)的市場(chǎng),預(yù)估可編程邏輯芯片在這些應(yīng)用領(lǐng)域的市場(chǎng)值將在2010年前超過(guò)6億5000萬(wàn)美元。但是PLD在便攜應(yīng)用中也是優(yōu)缺點(diǎn)都非常明顯的解決方案。PLD提供了相比ASIC和ASSP更加靈活的設(shè)計(jì)路徑,通過(guò)提供不同的功能設(shè)置,從而設(shè)計(jì)出差異化的產(chǎn)品。同時(shí),便攜電子電池供電的局限性,以及在有限空間內(nèi)集成更多功能而又不影響功耗的考慮,都為FPGA帶來(lái)了不小的障礙。 當(dāng)前,PLD市場(chǎng)不乏一些針對(duì)便攜應(yīng)用專(zhuān)門(mén)優(yōu)化過(guò)的方案,例如Xil
  • 關(guān)鍵字: NVCM FPGA SiliconBlue Kilopass  

DSP+FPGA在高速高精運(yùn)動(dòng)控制器中的應(yīng)用

  •   運(yùn)動(dòng)控制卡已經(jīng)在數(shù)控機(jī)床、工業(yè)機(jī)器人、醫(yī)用設(shè)備、繪圖儀、IC電路制造設(shè)備、IC封裝等領(lǐng)域得到了廣泛運(yùn)用,取得了良好的效果。目前運(yùn)動(dòng)控制卡大部分采用8051系列的8位單片機(jī),雖然節(jié)省了開(kāi)發(fā)周期但缺乏靈活性,難以勝任高要求運(yùn)作環(huán)境,而且運(yùn)算能力有限。    DSP的數(shù)據(jù)運(yùn)算處理功能強(qiáng)大,即使在很復(fù)雜的控制中,采樣周期也可以取得很小,控制效果更接近于連續(xù)系統(tǒng)。把DSP與PC的各自?xún)?yōu)勢(shì)結(jié)合將是高性能數(shù)控系統(tǒng)的發(fā)展趨勢(shì)。本運(yùn)動(dòng)控制器采用TI公司的高性能浮點(diǎn)DSP作為主控芯片,通過(guò)ISA接口與PC
  • 關(guān)鍵字: DSP  FPGA  運(yùn)動(dòng)控制  插補(bǔ)  伺服  

Altium推出最新版一體化電子產(chǎn)品設(shè)計(jì)解決方案

  •   日前,Altium 宣布推出擁有 100 多項(xiàng)新特性的最新版一體化電子產(chǎn)品設(shè)計(jì)解決方案,從而使截然不同的設(shè)計(jì)領(lǐng)域進(jìn)一步實(shí)現(xiàn)了關(guān)聯(lián)融合。   首次實(shí)現(xiàn)與機(jī)械領(lǐng)域的真正協(xié)作   電子產(chǎn)品通常需要某種形式的包裝與外殼,但傳統(tǒng)上電子設(shè)計(jì)人員與機(jī)械設(shè)計(jì)人員之間鮮有聯(lián)系。要將電子產(chǎn)品放進(jìn)機(jī)械外殼中,過(guò)去更多是靠運(yùn)氣,而非通過(guò)良好的管理來(lái)實(shí)現(xiàn)。   Altium 推出了一款可真正解決這些問(wèn)題的高效解決方案,能將電子設(shè)計(jì) (ECAD) 與外殼的機(jī)械設(shè)計(jì) (MCAD) 工作相互匹配聯(lián)系,徹底改變了現(xiàn)狀。如今,電子
  • 關(guān)鍵字: Altium  電子產(chǎn)品  ECAD  MCAD  FPGA  wishbone  

Xilinx FPGA開(kāi)發(fā)環(huán)境的配置

  •   一、配置Modelsim ISE的Xilinx的仿真庫(kù)   1、編譯仿真庫(kù):   A、先將Modelsim安裝目錄C=Modeltech_6.2b下面的modelsim.ini改成存檔格式(取消只讀模式);     B、在DOS環(huán)境中,進(jìn)入Xilinx的根目錄,然后依次進(jìn)入bin,nt目錄;     C、compxlib -s mti_se -f all -l all -o C:Modeltech_6.2bxilinx_libs。   注意:需要根據(jù)你安裝的modelsi
  • 關(guān)鍵字: FPGA  Xilinx  仿真  開(kāi)發(fā)環(huán)境  配置  

Spansion閃存解決方案為Xilinx客戶(hù)提供更多選擇

  •   全球最大的純閃存解決方案供應(yīng)商Spansion Inc.(NASDAQ:SPSN)今天宣布,其并行和串行閃存解決方案為領(lǐng)先電子元件分銷(xiāo)商安富利電子元件部(Avnet Electronics Marketing)發(fā)布的Xilinx® Spartan®-3A參考板提供快速啟動(dòng)時(shí)間和有效代碼執(zhí)行。該參考板上兼具備受推崇的MirrorBit® NOR GL 32 Mb閃存和低管腳數(shù)MirrorBit SPI FL 128 Mb串行閃存器件。   “通過(guò)與安富利公司 (Av
  • 關(guān)鍵字: Spansion  Xilinx  閃存  FPGA  安富利  

運(yùn)動(dòng)控制和混合信號(hào)FPGA

  •   隨著電子元件的性能和集成度不斷提高而價(jià)格卻不斷降低,電子控制單元的發(fā)展正一日千里。隨著各種技術(shù)和應(yīng)用大量涌現(xiàn),從家電領(lǐng)域到工業(yè)自動(dòng)化生產(chǎn)線,大家關(guān)注的重點(diǎn)還是在增加設(shè)計(jì)和提高電源效率的同時(shí)能減少設(shè)計(jì)、開(kāi)發(fā)和整體的系統(tǒng)成本。   與此同時(shí),運(yùn)動(dòng)控制應(yīng)用的復(fù)雜程度也越來(lái)越高,已從簡(jiǎn)單的開(kāi)/關(guān)型控制向在高度集成環(huán)境中具備精確控制的可變速應(yīng)用發(fā)展。無(wú)論是交流、直流、有刷和無(wú)刷電機(jī)的各種控制電路主要由三部分構(gòu)成:人機(jī)界面、微控制器(MCU) 和控制邏輯。對(duì)于閉環(huán)運(yùn)動(dòng)控制,傳感器接口是外加的一個(gè)元件(圖1)。將
  • 關(guān)鍵字: FPGA  運(yùn)動(dòng)控制  MCU  傳感器  PWM  CAN  QEI  

Xilinx推出LogiCORE Turbo編解碼器解決方案

  •   賽靈思公司(Xilinx, Inc.)推出針對(duì)LTE無(wú)線系統(tǒng)的性能優(yōu)化可編程Turbo編碼解決方案。利用Spartan® 和 Virtex®現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)嵌入的數(shù)字信號(hào)處理(DSP)能力, 新推出的Xilinx 3GPP LTE Turbo 編碼器和解碼器LogiCORE™ 產(chǎn)品提供了高達(dá)200 Mbps的吞吐能力,可滿(mǎn)足不斷演化的長(zhǎng)期演進(jìn)(LTE)標(biāo)準(zhǔn)對(duì)現(xiàn)代無(wú)線系統(tǒng)提出的語(yǔ)音和日益增長(zhǎng)的數(shù)據(jù)通信要求。    Turbo碼最初專(zhuān)為3G無(wú)線系統(tǒng)的商用
  • 關(guān)鍵字: Xilinx  LTE  Turbo  FPGA  DSP  編碼器  解碼器  
共6376條 381/426 |‹ « 379 380 381 382 383 384 385 386 387 388 » ›|

fpga 介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473