首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

人工智能、物聯(lián)網(wǎng)需要什么芯片?CPU和GPU將讓位于FPGA

  • 與傳統(tǒng)CPU和GPU相比,F(xiàn)PGA執(zhí)行效率比CPU和GPU大幅提高,而在智能化、物聯(lián)網(wǎng)、機器人FPGA似乎無所不能,如果FPGA在行業(yè)巨頭的推動下,成為大數(shù)據(jù)和物聯(lián)網(wǎng)時代的趨勢性IC,未來代替CPU\GPU也不是不可能。
  • 關(guān)鍵字: 人工智能  FPGA  

基于DSP處理器的紅外電視調(diào)焦控制器設(shè)計

  •   摘要:本文以DSP為核心處理器,配合FPGA和外圍電路,設(shè)計了一套光電跟蹤測量系統(tǒng)紅外電視調(diào)焦控制器,實現(xiàn)了根據(jù)目標(biāo)距離和環(huán)境溫度等參數(shù)對電視焦距進(jìn)行自動調(diào)整。通過數(shù)據(jù)分析與實踐檢驗,該系統(tǒng)能夠滿足紅外電視的調(diào)焦控制要求。   1.引言   隨著紅外成像技術(shù)的快速發(fā)展,紅外測量電視成為光電跟蹤系統(tǒng)的重要組成部分。紅外相機的自動和連續(xù)調(diào)焦,是保證紅外電視成像質(zhì)量,實現(xiàn)光電跟蹤系統(tǒng)高精度穩(wěn)定跟蹤的關(guān)鍵技術(shù)。一般來說,影響紅外電視成像的因素有很多,而目標(biāo)的距離和環(huán)境溫度等參數(shù)對成像質(zhì)量影響較大,如何根據(jù)
  • 關(guān)鍵字: DSP  FPGA  

FPGA競局 賽靈思進(jìn)展迅速直逼英特爾

  • 雖然英特爾目前仍然主宰數(shù)據(jù)中心市場,但是后來者也在持續(xù)增長中,如果英特爾不加快腳步趕上市場變化,英特爾可能慢慢失去在FPGA市場的霸主地位。
  • 關(guān)鍵字: FPGA  英特爾  

FPGA 發(fā)展到頭了嗎?看FPGA 經(jīng)歷的幾個時代

  • FPGA 發(fā)展何時才能到頭?可編程性的基本價值已經(jīng)為業(yè)界所共識,小型、高效的邏輯操作可加速很多重要算法并降低功耗,F(xiàn)PGA 技術(shù)會持續(xù)存在, 并不斷發(fā)展演進(jìn)。
  • 關(guān)鍵字: FPGA  DSP   

FPGA設(shè)計異步復(fù)位同步釋放有講究

  •   異步復(fù)位同步釋放  首先要說一下同步復(fù)位與異步復(fù)位的區(qū)別?! ⊥綇?fù)位是指復(fù)位信號在時鐘的上升沿或者下降沿才能起作用,而異步復(fù)位則是即時生效,與時鐘無關(guān)。異步復(fù)位的好處是速度快?! ≡賮碚勔幌聻槭裁碏PGA設(shè)計中要用異步復(fù)位同步釋放?! ?fù)位信號的釋放是有講究的:  我們知道,DFF的D端和clk端之間時序關(guān)系是有約束的,這種約束我們通過setup?time和hold?time來?check。即D端的data跳變的時刻要與clk端的時鐘上升沿(或者下降沿)跳變要錯開,如果
  • 關(guān)鍵字: FPGA  異步復(fù)位  

內(nèi)嵌Xilinx FPGA,由VisualApllet編程實現(xiàn)顛覆性嵌入式機器視覺系統(tǒng)

  •   背景:  早在2014年,All?Programmable技術(shù)和器件的全球領(lǐng)先的Xilinx公司聯(lián)手生態(tài)合作伙伴德國Silicon?Software公司推出了Silicon?Software公司的VisualApplet軟件平臺。這套軟件平臺針對Xilinx?Zynq-7000?All?Programmable?SoC實現(xiàn)了一個圖像化FPGA設(shè)計和編程的環(huán)境。之后此平臺幾乎顛覆了傳統(tǒng)的嵌入式機器視覺系統(tǒng),為那些從事和尋找先進(jìn)的、高性
  • 關(guān)鍵字: Xilinx  FPGA  

四面出擊 Xilinx加速FPGA 在“超七大”數(shù)據(jù)中心中的主流應(yīng)用

  •   客戶,?合作伙伴,?標(biāo)準(zhǔn),產(chǎn)品及工具!?2014?-?2016,兩年多的時間,?賽靈思從上述四大方面步步為營,?為?FPGA?在超大規(guī)模數(shù)據(jù)中心的應(yīng)用做出了歷史性的貢獻(xiàn),?尤其是今年全球超算大會SC?2106?上推出的可重配置的加速堆棧,為其在數(shù)據(jù)中心、機器學(xué)習(xí)等領(lǐng)域取代?GPU、CPU?甚至同類FPGA?提供了加速引擎?! 』厮莸?014年之前,在數(shù)據(jù)
  • 關(guān)鍵字: Xilinx  FPGA   

FPGA 發(fā)展之路: 將功耗和價格降低一萬倍

  •   作者:Steve?Trimberger,賽靈思公司,美國電子電氣工程師協(xié)會?(IEEE)?研究員、美國計算機協(xié)會?(ACM)?院士、美國國家工程院院士  FPGA?器件自問世以來,已經(jīng)經(jīng)過了幾個不同的發(fā)展階段。驅(qū)動每個階段發(fā)展的因素都是工藝技術(shù)和應(yīng)用需求。正是這些驅(qū)動因素,導(dǎo)致器件的特性和工具發(fā)生了明顯的變化。FPGA?經(jīng)歷了如下幾個時代:  ●?發(fā)明時代;  ●?擴(kuò)展時代;  ●?積累時代;  ●&n
  • 關(guān)鍵字: FPGA  功耗  

一文看懂半導(dǎo)體圈那些事兒

  •   1、半導(dǎo)體產(chǎn)業(yè),設(shè)計和制造哪個難度大?  制造難度更大些。  ●現(xiàn)在兼顧設(shè)計和制造的公司比較少;  ●只做設(shè)計公司很多,一般成為fabless,擁有電腦、軟件和設(shè)計工程師就可以完成設(shè)計,輸出設(shè)計后交由光罩廠、晶圓流片代工廠、封測廠生產(chǎn)器件。  ●只做制造的成為fab廠,門坎較高,一條8英寸晶圓流片生產(chǎn)線總投資可達(dá)10億美元;且制造對工藝水平、化學(xué)用品管控、潔凈程度要求很高?!  耜P(guān)于設(shè)計和制造的盈利,設(shè)計公司出了一版設(shè)計,花一大筆錢去流片,器件賣得好才能盈利,否則一次流片就能讓一個設(shè)計公司倒閉;fab
  • 關(guān)鍵字: 封裝測試  IP  

經(jīng)驗總結(jié):電路設(shè)計的誤區(qū)

  •   現(xiàn)象一:這板子的PCB設(shè)計要求不高,就用細(xì)一點的線,自動布吧  點評:自動布線必然要占用更大的PCB面積,同時產(chǎn)生比手動布線多好多倍的過孔,在批量很大的產(chǎn)品中,PCB廠家降價所考慮的因素除了商務(wù)因素外,就是線寬和過孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應(yīng)商的成本,也就給降價找到了理由?! ‖F(xiàn)象二:這些總線信號都用電阻拉一下,感覺放心些?! ↑c評:信號需要上下拉的原因很多,但也不是個個都要拉。上下拉電阻拉一個單純的輸入信號,電流也就幾十微安以下,但拉一個被驅(qū)動了的信號,其電流將達(dá)
  • 關(guān)鍵字: FPGA  PCB  

用于RF收發(fā)器的簡單基帶處理器

  • 本文詳細(xì)地描述了RF基帶處理器的一般設(shè)計原則,并使用ADI公司的AD9361 FPGA參考設(shè)計討論了BBP的實際硬件實施。本文中提出的相關(guān)基帶處理器允許對數(shù)據(jù)進(jìn)行處理,以使其在兩個RF系統(tǒng)之間進(jìn)行無線傳輸。
  • 關(guān)鍵字: RF基帶  BBP  AD9361 FPGA  201701  

便攜式伺服機構(gòu)靜態(tài)測試儀的系統(tǒng)設(shè)計

  • 本文基于某火箭配套各級伺服機構(gòu)產(chǎn)品油面電壓及充氣壓力的靜態(tài)測試,設(shè)計了一套便攜式伺服機構(gòu)靜態(tài)檢測儀。系統(tǒng)硬件采用模塊化設(shè)計,分為數(shù)據(jù)采集模塊、數(shù)據(jù)顯示存儲模塊和供電模塊,采用FPGA+A/D芯片的方案對高速數(shù)據(jù)采集處理和控制,基于AM3359的嵌入式單板機開發(fā)平臺對數(shù)據(jù)進(jìn)行存儲和實時顯示,供電使用鉛酸電池;系統(tǒng)軟件采用基于Labview2011虛擬儀器技術(shù),軟件按功能分為數(shù)據(jù)采集模塊、數(shù)據(jù)處理模塊、數(shù)據(jù)存儲模塊和錯誤處理模塊。系統(tǒng)具有測量精度高,實時性好,操作簡單和便攜等優(yōu)點,滿足伺服機構(gòu)的生產(chǎn)、試驗、外
  • 關(guān)鍵字: FPGA  便攜式  模塊化  201701  

高云半導(dǎo)體發(fā)布FPGA軟件在線Debug工具—在線邏輯分析儀GAO

  •   廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)近日宣布:高云半導(dǎo)體擁有完全自主知識產(chǎn)權(quán)的FPGA設(shè)計軟件—云源?軟件設(shè)計系統(tǒng)發(fā)布在線Debug工具—在線邏輯分析儀Gowin?Analysis?Oscilloscope(簡稱:GAO)。?  作為云源?軟件設(shè)計系統(tǒng)集成的實時在線Debug工具,GAO可為用戶實時監(jiān)測硬件電路的邏輯電平(高電平或低電平)并加以存儲,同時以時序波形圖直觀顯示,便于用戶快速檢測、分析電路設(shè)計中的錯誤?!  癎AO是高云半導(dǎo)體為方便用戶設(shè)計
  • 關(guān)鍵字: 高云  FPGA  

2016年度電子產(chǎn)品世界編輯推薦獎獲獎名單

  •   2016年度電子產(chǎn)品世界編輯推薦獎,經(jīng)過5個月的征集、評選和投票環(huán)節(jié),最終獲獎名單揭曉,恭喜27家廠商的26個產(chǎn)品獲得2016年度電子產(chǎn)品世界編輯推薦獎。感謝74家廠商和2000多名受邀網(wǎng)友對本次活動的大力支持!獎項獲獎產(chǎn)品獲獎公司備注最佳本土芯片32?位HR8P506上海東軟載波微電子?最佳MCUSTM32L011意法半導(dǎo)體?最佳FPGACrossLink?可編程橋接芯片萊迪思半導(dǎo)體?最佳模擬芯片低噪聲心率及ECG模擬前端AD8233亞德諾半導(dǎo)體?最佳電源管理芯片用于USB&nb
  • 關(guān)鍵字: 芯片  FPGA  

MathWorks加快FPGA在環(huán)驗證

  •   MathWorks今日發(fā)布了HDL Verifier中的新功能,用來加快 FPGA 在環(huán)(FIL)驗證。利用新的 FIL 功能,可以更快地與 FPGA 板通信,實現(xiàn)更高的仿真時鐘頻率?,F(xiàn)在,系統(tǒng)工程師和研究人員可以自信地快速確認(rèn)和驗證 FPGA 設(shè)計在系統(tǒng)中按預(yù)期方式工作,從而節(jié)省開發(fā)時間?! ‰S著信號處理、視覺影像處理和控制系統(tǒng)算法的復(fù)雜度不斷增加,在 FPGA 板上對硬件實現(xiàn)進(jìn)行仿真,可以
  • 關(guān)鍵字: MathWorks  FPGA   
共7088條 104/473 |‹ « 102 103 104 105 106 107 108 109 110 111 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473