首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

基于FPGA的高速導(dǎo)航解算硬件實現(xiàn)

  • 摘要:針對現(xiàn)有小型無人機導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點,實現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對飛機運動方程組和導(dǎo)航方程組進(jìn)行并行化分解,對相互獨
  • 關(guān)鍵字: 并行計算  FPGA  姿態(tài)解算  導(dǎo)航解算  

時鐘恢復(fù)及同步技術(shù)在地震勘探儀器中的應(yīng)用

  • 摘要:隨著石油勘探的發(fā)展,在地震勘探儀器中越來越需要高精度的同步技術(shù)來支持高效采集?;谶@種目的,采用FPGA技術(shù)設(shè)計了一種時鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計。通過室炔饈?、野?/li>
  • 關(guān)鍵字: 石油勘探  地震勘探儀器  FPGA  時鐘恢復(fù)  系統(tǒng)同步  

一種大功率數(shù)字音頻系統(tǒng)設(shè)計

  • 摘要:音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。本文提出了WM8731與FPGA的音頻編解碼系統(tǒng),并嵌入大功率D類功放技術(shù)作為音頻系統(tǒng)的功率放大應(yīng)用,使得本系統(tǒng)效率高,體積小,音
  • 關(guān)鍵字: WM8731  FPGA  音頻系統(tǒng)  數(shù)字功放  

基于FPGA的短波AM解調(diào)器的設(shè)計

  • 摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點是將系統(tǒng)中的模擬電路壓縮到最小。短波信號在前端經(jīng)過模數(shù)轉(zhuǎn)換器采樣后直接送
  • 關(guān)鍵字: 調(diào)幅  短波解調(diào)  FPGA Cordic  數(shù)字濾波器  

FPGA與CPLD的概念及其區(qū)別

  • 一、FPGA與CPLD的基本概念1.CPLDCPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/O單元互連結(jié)構(gòu),可由用戶根據(jù)需要生成特定的電路結(jié)
  • 關(guān)鍵字: FPGA    CPLD  

Lark Board評估板 Cyclone V SoC的專用舞臺

  • 隨著FPGA技術(shù)的高速發(fā)展,芯片規(guī)模不斷提升,帶來了更強的性能的同時,也實現(xiàn)了更低的功耗。FPGA憑借其強大的并行信號處理能力,在應(yīng)對控制復(fù)雜度低、數(shù)據(jù)量大的運算時具有較強的優(yōu)勢。但是在復(fù)雜算法的實現(xiàn)上,F(xiàn)PGA
  • 關(guān)鍵字: FPGA  RISC  英蓓特  

FPGA工程師的研發(fā)之道――總線的研究

  • 如果設(shè)計中有多個模塊,每個模塊內(nèi)部有許多寄存器或者存儲塊需要配置或者提供讀出那么實現(xiàn)方式有多種,主要如下:實現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡單是簡單,
  • 關(guān)鍵字: FPGA  總線  

駿龍科技Andrew ―― FPGA資深FAE的經(jīng)驗獨白

  • 看似簡單的幾個問題,Andrew卻回答的井井有條,小編已經(jīng)沒有辦法有什么其他詞語去形容了。本文Andrew不僅僅對FPGA入門學(xué)習(xí)流程做了詳細(xì)的分享,更是對FPGA開發(fā)工作的要求分成大公司和小公司兩個層面來分析。你能想象
  • 關(guān)鍵字: FPGA  FAE  駿龍科技  

基于FPGA的BPSK信號載頻估計單元設(shè)計與實現(xiàn)

  • 摘要:根據(jù)BPSK調(diào)制信號調(diào)制機理和平方倍頻法原理,在FPGA平臺上設(shè)計實現(xiàn)了BPSK調(diào)制信號載波頻率估計單元。利用ModelSim仿真環(huán)境對載頻估計功能進(jìn)行仿真,驗證了平方倍頻法對BPSK信號進(jìn)行載波信號估計的有效性。仿真
  • 關(guān)鍵字: FPGA  載頻估計  平方倍頻  BPSK  

基于FPGA的振動信號采集處理系統(tǒng)設(shè)計

  • 摘要:在振動信號采集和處理系統(tǒng)設(shè)計中,信號的處理時間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉(zhuǎn)化為
  • 關(guān)鍵字: 振動信號采集  數(shù)據(jù)流控制  時鐘時標(biāo)  FPGA  

FPGA更適用于視覺處理

  • 美國國家儀器公司將工程的視覺處理移植到FPGA上實現(xiàn),可獲得更高的處理性能Jeff Bier 是嵌入式視覺聯(lián)盟的創(chuàng)始人,本月在德克薩斯州奧斯汀舉辦的NI WEEK大會上,Jeff關(guān)注了國家儀器公司的一個演示系統(tǒng),這個系統(tǒng)是國
  • 關(guān)鍵字: FPGA    視覺處理  

FPGA 101:用Vivado HLS為軟件提速

  • 在編寫軟件時,您有沒有遇到過無論怎么努力編碼,軟件都不能按您期望的速度運行?我遇到過。您有沒有想過,“有沒有什么簡單而且成本不高的方法可將一些代碼輸入多個定制處理器或定制硬件?”畢竟,您的應(yīng)用
  • 關(guān)鍵字: FPGA    Vivado  

采用Altera 10代FPGA實現(xiàn)低延時小尺寸設(shè)計

  • 由于電子設(shè)計日漸復(fù)雜,設(shè)計人員通常需要采用各種不同類型的功能,但他們無法具備所有的專業(yè)知識、資源和時間。這促使了半導(dǎo)體知識產(chǎn)權(quán)(SIP)市場的增長,預(yù)計2017年將達(dá)到57億美元。某些復(fù)雜設(shè)計使用的各種SIP模塊甚
  • 關(guān)鍵字: FPGA  低延遲  Altera  

基于OpenCL標(biāo)準(zhǔn)的FPGA設(shè)計

  • 在可編程技術(shù)發(fā)展的最初階段,可編程能力出現(xiàn)了兩個極端。一個極端的代表是單核CPU和DSP單元。這些器件使用含有一系列可執(zhí)行指令的軟件來進(jìn)行編程。對于編程人員,在概念上以連續(xù)的方式來開發(fā)這些指令,而高級處理器
  • 關(guān)鍵字: OpenCL    FPGA  

MicroBlaze AXI總線實現(xiàn)OLED顯示

  • OLED作為從設(shè)備,主設(shè)備通過SPI控制協(xié)議和OLED模塊進(jìn)行通信,硬件接口為PMOD接口,OLED模塊內(nèi)部集成SRAM存儲設(shè)備緩存顯示數(shù)據(jù)。OLED模塊使用4wire SPI串行方式,其信號包含:SCK(時鐘),CS(片選),MOSI(master output
  • 關(guān)鍵字: NANO2    microblaze    FPGA    OLED  
共7088條 113/473 |‹ « 111 112 113 114 115 116 117 118 119 120 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473