首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

基于MPC8313E和FPGA的雙口RAM驅(qū)動開發(fā)

  • 摘要 以MPC8313E芯片為平臺,介紹了一個基于嵌入式Linux探作系統(tǒng)的雙口RAM設(shè)備驅(qū)動。通過該設(shè)備驅(qū)動搭建Linux服務(wù)器,利用緩存技術(shù)實(shí)時讀取FPGA雙口RAM數(shù)據(jù),最終實(shí)現(xiàn)將海量圖像數(shù)據(jù)高速上傳至PC端。
    關(guān)鍵詞 嵌入式
  • 關(guān)鍵字: 8313E  8313  FPGA  MPC    

Altera宣布開始提供Cyclone V SoC開發(fā)套件

  • Altera公司(NASDAQ: ALTR)日前宣布,開始提供Cyclone? V SoC開發(fā)套件,這一開發(fā)平臺加速了硬件和軟件開發(fā)人員的嵌入式系統(tǒng)設(shè)計開發(fā)。這一套件是與ARM合作開發(fā)的,安裝了最近發(fā)布的ARM? Development Studio 5 (DS-5?) Altera?版工具包軟件,這是業(yè)界唯一的FPGA自適應(yīng)調(diào)試軟件,支持設(shè)計人員同時查看器件的處理器和FPGA部分。
  • 關(guān)鍵字: Altera  ARM  FPGA  嵌入式  

ZigBee與μIP的嵌入式網(wǎng)絡(luò)監(jiān)控系統(tǒng)設(shè)計

  • 針對傳統(tǒng)遠(yuǎn)程通信方式在嵌入式監(jiān)控系統(tǒng)中的低速、傳輸距離短、布線復(fù)雜等問題,提出了一種基于ZigBee與μIP協(xié)議棧的嵌入式網(wǎng)絡(luò)監(jiān)控系統(tǒng)。選用STM32F103C6作為監(jiān)控系統(tǒng)下位機(jī)的主控芯片,與ENC28J60以太網(wǎng)控制器通過SPI接口相連,在μIP協(xié)議棧的基礎(chǔ)上實(shí)現(xiàn)下位機(jī)與遠(yuǎn)程監(jiān)控主機(jī)的網(wǎng)絡(luò)通信功能,并在ZigBee協(xié)議棧的基礎(chǔ)上通過CC2530芯片組建無線傳感器網(wǎng)絡(luò),通過串口與主控芯片通信。
  • 關(guān)鍵字: ZigBee  &mu  IP  無線傳感器網(wǎng)絡(luò)  遠(yuǎn)程監(jiān)控  STM32F103C6  

基于FPGA的自定義總線MCMB的設(shè)計與實(shí)現(xiàn)

  • 針對現(xiàn)在對機(jī)載數(shù)據(jù)采集系統(tǒng)中總線技術(shù)的要求,采用Altera公司的CycloneIII系列FPGA EP3C40F484,在數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)了自定義數(shù)據(jù)采集總線MCMB的設(shè)計。通過Modelsim進(jìn)行功能仿真,并利用QuartusⅡ自帶的仿真軟件SignaltapⅡ在FPGA上調(diào)試驗(yàn)證總線IP核設(shè)計的正確性。
  • 關(guān)鍵字: FPGA  MCMB  自定義  總線    

基于FPGA的視頻采集顯示系統(tǒng)

  • 摘要 設(shè)計實(shí)現(xiàn)一種基于FPGA的視頻采集顯示系統(tǒng),包括視頻圖像的采集、處理與顯示3個部分。視頻圖像部分采用CCD攝像頭OV7670作為視頻數(shù)據(jù)的采集,利用在FPGA中構(gòu)建FIFO并配合SDRAM高速讀寫實(shí)現(xiàn)視頻圖像數(shù)據(jù)的高速緩存
  • 關(guān)鍵字: FPGA  視頻采集  顯示系統(tǒng)    

基于VHDL的數(shù)字濕度計研究

  • 濕度計是一種常用的檢測儀器,文中利用FPGA器件與HS1101濕度傳感器設(shè)計實(shí)現(xiàn)了一種簡易的數(shù)字濕度計,用于檢測室內(nèi)濕度。該濕度計具有結(jié)構(gòu)簡單、測量準(zhǔn)確性高、穩(wěn)定性好等優(yōu)點(diǎn)。
  • 關(guān)鍵字: 濕度  濕度傳感器  VHDL  FPGA  

基于DSP+FPGA的多相變頻控制器設(shè)計

  • 在電機(jī)驅(qū)動系統(tǒng)應(yīng)用中,多相電機(jī)驅(qū)動系統(tǒng)可以應(yīng)用在供電電壓受限制的場合,其作用是:(1)解決低壓大功率的問題;(2)減小振動和噪音。由于電機(jī)相數(shù)增加,輸出轉(zhuǎn)矩脈動減小、脈動頻率增加,使驅(qū)動系統(tǒng)低速特性得到很大的
  • 關(guān)鍵字: FPGA  DSP  多相  變頻控制器    

基于FPGA的UART 16倍頻采樣的VHDL設(shè)計

  • 概述隨著電子設(shè)計自動化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以
  • 關(guān)鍵字: FPGA  UART  VHDL  倍頻    

一種散列表的FPGA設(shè)計與實(shí)現(xiàn)

  • 文章在簡要介紹散列表工作原理的基礎(chǔ)上,提出了一種分離鏈接散列表的FPGA實(shí)現(xiàn)方案,并對方案涉及的各功能模塊實(shí)現(xiàn)進(jìn)行了詳細(xì)闡述。
  • 關(guān)鍵字: FPGA    

一種基于FPGA的實(shí)時紅外圖像預(yù)處理方法

  • 由于紅外圖像預(yù)處理算法自身的復(fù)雜性,使得紅外圖像在DSP中的預(yù)處理時間較長。針對這一問題,提出一種基于FPGA的實(shí)時紅外圖像預(yù)處理方法。該方法采用了流水線技術(shù)來并行完成非均勻校正、空間濾波、直方圖統(tǒng)計等多個紅外圖像預(yù)處理算法,對系統(tǒng)結(jié)構(gòu)進(jìn)行了改進(jìn)和優(yōu)化。經(jīng)過實(shí)驗(yàn)測試驗(yàn)證,該方法合理可行,能夠?qū)崟r高效地完成紅外圖像預(yù)處理任務(wù)。與DSP圖像預(yù)處理系統(tǒng)相比可以節(jié)約將近50%的處理時間。
  • 關(guān)鍵字: FPGA  紅外圖像  方法  預(yù)處理    

基于Xilinx FPGA的部分動態(tài)可重構(gòu)技術(shù)的信號解調(diào)系

  • 隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對高速大帶寬的信號進(jìn)行實(shí)時解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實(shí)觀,利用FPGA強(qiáng)大的
  • 關(guān)鍵字: Xilinx  FPGA  部分動態(tài)可重構(gòu)  信號解調(diào)系統(tǒng)    

一種34位串行編碼方法的設(shè)計及其FPGA實(shí)現(xiàn)

  • 新型艦艇或航空系統(tǒng)中所裝電子設(shè)備數(shù)量較多,布局緊湊,易造成系統(tǒng)內(nèi)部電磁干擾,普通數(shù)字信號不能夠滿足可靠傳輸?shù)囊螅瑢ζ胀ù写a進(jìn)行調(diào)制后傳輸信息,可使信號的抗干擾性能大大增加。RS232、RS422、RS485以及A
  • 關(guān)鍵字: FPGA  串行  編碼  方法    

DMB-T是否兼容MPEG-4、AVS、IP 等格式?支持1

  • DMB-T 是否兼容MPEG-4、AVS、IP 等格式?支持16:9 格式嗎?DMB-T 系統(tǒng)是一個完整透明的數(shù)據(jù)傳輸系統(tǒng),支持所有傳 ...
  • 關(guān)鍵字: DMB-T  MPEG-4、AVS、IP  

Altera展示業(yè)界第一款QPI 1.1 FPGA本地代理

  •   Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時支持高速緩存代理(Caching Agent)和本地代理。這一解決方案非常適合低延時信號處理、數(shù)據(jù)包處理和嵌入式應(yīng)用設(shè)計,例如,高頻度交易和大數(shù)據(jù),與傳統(tǒng)CPU配置相比,
  • 關(guān)鍵字: Altera  FPGA  Pactron Vigor  

Altera展示業(yè)界首款20nm制程的32-Gbps收發(fā)器

  • Altera展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術(shù)上樹立了另一關(guān)鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術(shù)的20 nm器件,該成果證實(shí)了20nm硅片的性能,同時也向500多位Altera早期使用計劃的客戶提供了積極的進(jìn)度標(biāo)志——這些客戶正期待著在其高性能需求、以帶寬為中心的應(yīng)用開發(fā)中使用下一代Altera器件。
  • 關(guān)鍵字: Altera  FPGA  收發(fā)器  
共7088條 204/473 |‹ « 202 203 204 205 206 207 208 209 210 211 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473