首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga soc

基于層次型AdaBoost檢測(cè)算法的快速人臉檢測(cè)在FPGA上的實(shí)現(xiàn)

  • 人臉檢測(cè)是指對(duì)于給定的圖像或視頻,判斷其中是否存在人臉,如果存在,則進(jìn)一步確定人臉的個(gè)數(shù)、具體位置以及大小的過程[1]。作為一個(gè)模式識(shí)別問題,人臉檢驗(yàn)包含兩個(gè)方面的內(nèi)容,一是特征提取,二是分類方法設(shè)計(jì)。近
  • 關(guān)鍵字: AdaBoost  FPGA  檢測(cè)算法  人臉檢測(cè)    

基于指紋識(shí)別的大學(xué)生體育鍛煉管理系統(tǒng)

  • 一、項(xiàng)目概述1.1 引言人的指紋是生物特征之一。指紋識(shí)別是生物識(shí)別技術(shù)中最為成熟的, 其唯一性、穩(wěn)定性, 一直都被視為身份鑒別的可靠手段之一。在當(dāng)今大學(xué)生活中,大學(xué)生的身體素質(zhì)逐漸達(dá)不到標(biāo)準(zhǔn),需要學(xué)校引導(dǎo)學(xué)
  • 關(guān)鍵字: 指紋識(shí)別  FPGA  傳感器  特征點(diǎn)提取  

基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)

  • 摘要:為降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期,提出一種基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)方案。該方案采用模塊化的設(shè)計(jì)思想,并使用狀態(tài)機(jī)完成控制模塊的設(shè)計(jì)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺(tái)上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件
  • 關(guān)鍵字: 洗衣機(jī)控制器  狀態(tài)機(jī)  FPGA  VHDL  QuartusⅡ  

LEON3處理器動(dòng)態(tài)圖像邊緣檢測(cè)的SoC設(shè)計(jì)

  • 摘要:針對(duì)LEON3開源軟核處理器具有高性能,高可靠性等特征,構(gòu)建了一個(gè)基于LEON3的動(dòng)態(tài)圖像邊緣檢測(cè)SoC。文中采用局部熵邊緣檢測(cè)算法,將圖像采集,邊緣檢測(cè)和圖像顯示三個(gè)部分封裝設(shè)計(jì)為IP核,通過APB總線嵌入到LE
  • 關(guān)鍵字: 動(dòng)態(tài)圖像邊緣檢測(cè)  局部熵算法  IP  LEON3  SOC  

PID算法的FPGA實(shí)現(xiàn)

  • 1.引言在許多現(xiàn)代化的工業(yè)生產(chǎn)如冶金、電力等,實(shí)現(xiàn)對(duì)溫度的精度控制至關(guān)重要的,不僅直接影響著產(chǎn)品的質(zhì)量,而且還關(guān)系到生產(chǎn)安全、能源節(jié)約等一系列重大經(jīng)濟(jì)指標(biāo)。PID控制由于其魯棒性好,可靠性高,在常規(guī)的溫度
  • 關(guān)鍵字: FPGA    PID算法  

低成本人機(jī)交互設(shè)計(jì):基于FPGA的體感游戲

  • 體感游戲是視覺與本體感覺和動(dòng)作控制的集合,伴隨著虛擬現(xiàn)實(shí)技術(shù)的迅猛發(fā)展,正逐步走入市場。為了達(dá)到視覺、運(yùn)動(dòng)相結(jié)合的目的,采用加速度傳感器與VGA顯示器相結(jié)合的方法,通過戴有速度手套的手的運(yùn)動(dòng)來完成對(duì)游戲
  • 關(guān)鍵字: 加速度傳感器    FPGA    VGA    體感游戲  

關(guān)于可編程邏輯,你可能已經(jīng)遺忘的8件事

  • 曾幾何時(shí),原理圖就是工程師們的一切,一張羊皮圖紙,一支自動(dòng)鉛筆,一把直尺,一個(gè)綠色邏輯模版,一塊橡皮擦,一塊金屬擦除模板,直到上世紀(jì)80年代,計(jì)算機(jī)的出現(xiàn),使原理圖的制作技術(shù)得到了一個(gè)大的飛躍。到上世紀(jì)
  • 關(guān)鍵字: 可編程邏輯    FPGA    FPLA  

基于FPGA的水聲信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)

  • 摘要:為實(shí)現(xiàn)對(duì)水聲信號(hào)的多通道同步采集并存儲(chǔ),提出了一種基于FPGA的多通道信號(hào)同步采集、高速大容量實(shí)時(shí)存儲(chǔ)的系統(tǒng)設(shè)計(jì)方案,并完成系統(tǒng)的軟硬件設(shè)計(jì)。該系統(tǒng)的硬件部分采用模塊化設(shè)計(jì),通過FPGA豐富的外圍接口實(shí)
  • 關(guān)鍵字: FPGA  水聲信號(hào)  同步采集  高速存儲(chǔ)  

便攜式邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 介紹一種16通道便攜式邏輯分析儀,通過FPGA將高速數(shù)據(jù)采樣并緩存,采用USB控制芯片和FPCA協(xié)同控制將數(shù)據(jù)通過USB接口發(fā)送到電腦的上位機(jī)上顯示,簡化了以往邏輯分析儀硬件電路部分,降低了邏輯分析儀的成本且便
  • 關(guān)鍵字: 邏輯分析儀  USB接口  FPGA  FIFO傳輸  

利用信號(hào)平均技術(shù),消除噪聲干擾,提升重復(fù)信號(hào)采樣的精準(zhǔn)度

  • 許多高速數(shù)據(jù)采集應(yīng)用,如激光雷達(dá)或光纖測(cè)試等,都需要從嘈雜的環(huán)境中采集小的重復(fù)信號(hào),因此對(duì)于數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)來說,最大的挑戰(zhàn)就是如何最大限度地減少噪聲的影響。利用信號(hào)平均技術(shù),可以讓您的測(cè)量測(cè)試系統(tǒng)
  • 關(guān)鍵字: FPGA  DSP  PCIe-9852  網(wǎng)絡(luò)通信  多媒體處理  

通過FPGA設(shè)計(jì)安全的高級(jí)輔助駕駛系統(tǒng)

  • 隨著道路上汽車數(shù)量的增加,我們需要更多的技術(shù)來進(jìn)一步減少交通事故。過去幾年,基于雷達(dá)和攝像機(jī)的新系統(tǒng)功能的出現(xiàn)使駕駛更加安全。很多高級(jí)輔助駕駛系統(tǒng)(ADAS)應(yīng)用,如自動(dòng)巡航控制、道路偏離報(bào)警、交通信號(hào)標(biāo)志
  • 關(guān)鍵字: FPGA  駕駛系統(tǒng)  汽車電子  

基于DSP Builder的CIC梳狀濾波器的設(shè)計(jì)

  • 摘要:CIC梳狀濾波器具有結(jié)構(gòu)簡單、規(guī)整,占用存儲(chǔ)量小,不需要乘法器,實(shí)現(xiàn)簡單且速度高等特點(diǎn),在高速抽取或插值系統(tǒng)應(yīng)用廣泛。采用DSP Builder軟件工具,在Simulink平臺(tái)上構(gòu)建了一級(jí)4階CIC梳狀濾波器仿真模型,通
  • 關(guān)鍵字: DSP Builder  FPGA  CIC梳狀濾波器  仿真模型  

FPGA 101:計(jì)算復(fù)雜數(shù)學(xué)函數(shù)

  • 由于其靈活性與高性能,F(xiàn)PGA已經(jīng)在眾多需要計(jì)算復(fù)雜數(shù)學(xué)題或傳遞函數(shù)的工業(yè)、科研、軍事及其它應(yīng)用中找到用武之地??量痰木纫笈c計(jì)算時(shí)延在更關(guān)鍵的應(yīng)用中并不少見。在采用FPGA實(shí)現(xiàn)數(shù)學(xué)函數(shù)時(shí),工程師一般選擇定
  • 關(guān)鍵字: FPGA  函數(shù)  

關(guān)于Spartan-3E的低成本顯示器解決方案

  • 曾幾何時(shí),高清晰度平板顯示電視機(jī)對(duì)普通消費(fèi)者來說價(jià)格高昂。如今,它們已能夠被經(jīng)濟(jì)地大量生產(chǎn),而且價(jià)格能為大多數(shù)家庭所接受。顯示板制造商正在擴(kuò)大生產(chǎn)能力,以滿足需求并促進(jìn)更高的消費(fèi)量。根據(jù) iSuppli 公司
  • 關(guān)鍵字: Spartan-3E  FPGA  

基于MSP430與FPGA的多功能數(shù)字頻率儀設(shè)計(jì)*

  • 本文采用以FPGA為主,MSP430為輔的框架系統(tǒng)處理方式設(shè)計(jì)了多功能數(shù)字頻率儀。該裝置采用低頻直接測(cè)周期,高頻等精度多周期同步測(cè)量的方法,通過進(jìn)一步優(yōu)化標(biāo)準(zhǔn)時(shí)鐘頻率的設(shè)置,克服了傳統(tǒng)測(cè)頻方法在高精度要求方面的缺陷。將MSP430作為控制處理核心、FPGA作為信號(hào)處理單元,將高效控制與快速運(yùn)算能力相結(jié)合,實(shí)現(xiàn)正弦波頻率、兩路方波信號(hào)時(shí)間間隔以及矩形脈沖占空比的測(cè)量。測(cè)試表明,該裝置具有高精度、高穩(wěn)定性、裝配簡易和操作便利的特點(diǎn)。
  • 關(guān)鍵字: 多周期同步測(cè)量  標(biāo)準(zhǔn)時(shí)鐘頻率  占空比  FPGA  MSP430  201611  
共7926條 115/529 |‹ « 113 114 115 116 117 118 119 120 121 122 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473