首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga)

一種高速波控系統(tǒng)的設(shè)計(jì)

  •   1 引 言   相控陣是通過波控系統(tǒng)控制陣列天線各單元通道的相位、幅度以形成空間波束并控制其方位角和俯仰角。早期的波控系統(tǒng)一般采用硬件電路來實(shí)現(xiàn),這種實(shí)現(xiàn)方法的缺點(diǎn)是設(shè)備量大,不靈活,很難實(shí)現(xiàn)波束的復(fù)雜計(jì)算,不易滿足特殊要求。后來采用單片機(jī)、DSP芯片來設(shè)計(jì)波控系統(tǒng),單片機(jī)通常不計(jì)算波控碼,僅僅是根據(jù)接收到的波控碼布相,而DSP可以自己計(jì)算波控碼,但是單片機(jī)、DSP都是象流水線一樣串行的運(yùn)行指令,也就是說,不能并行地對各天線單元通道進(jìn)行波控碼計(jì)算和布相。   針對波控系統(tǒng)要求高速計(jì)算、多通道并行邏
  • 關(guān)鍵字: 以太網(wǎng)  接口  天線  FPGA  

eASIC推出新一代45nm結(jié)構(gòu)化ASIC

  •   半導(dǎo)體調(diào)研機(jī)構(gòu)Gartner多年來一直在跟蹤ASIC設(shè)計(jì)項(xiàng)目數(shù)量,其趨勢已經(jīng)無疑被認(rèn)定向下。最新技術(shù)的ASIC設(shè)計(jì)費(fèi)用已經(jīng)上升到一個很高點(diǎn),以致許多中小規(guī)模的公司用不起而只能采用FPGA。而ASIC只有依靠正在研發(fā)的各種降低其設(shè)計(jì)費(fèi)用的新方法才有希望挽回頹勢。   擁有獨(dú)特的過孔層布線定制專利技術(shù)以及零掩模費(fèi)和無最低訂貨量限制的新結(jié)構(gòu)化ASIC平臺供應(yīng)商eASIC在其90nm Nextreme ASIC產(chǎn)品的基礎(chǔ)上,又發(fā)布了其新一代Nextreme-2系列產(chǎn)品。Nextreme-2系列是目前市面上唯
  • 關(guān)鍵字: ASIC  FPGA  信號處理  富士通  

2008年9月8日,Altera啟動亞太區(qū)SOPC World 2008

  •   Altera公司今天公布了其亞太區(qū)年度SOPC World大會的時間和地點(diǎn)。大會將于2008年10月在印度和中國的5個城市舉辦。   大會包括技術(shù)研討和展覽兩部分,系統(tǒng)設(shè)計(jì)人員通過此次大會來將了解到怎樣降低系統(tǒng)成本,并滿足嚴(yán)格的功耗預(yù)算要求,提高效能。在技術(shù)研討會上,Altera及其合作伙伴將為出席人員介紹最先進(jìn)的高功效可編程器件以及高效能開發(fā)工具等。
  • 關(guān)鍵字: Altera  FPGA  SOPC  

提高FPGA嵌入式處理器的系統(tǒng)除錯率

  • 目前,越來越多的FPGA設(shè)計(jì)開始采用嵌入式處理器,如PowerPC和賽靈思(Xilinx)的MicroBlaze處理器來完成控制任務(wù),...
  • 關(guān)鍵字: FPGA  嵌入式  處理器  除錯率  賽靈思  

基于DSP Builder的FIR濾波器的設(shè)計(jì)與實(shí)現(xiàn)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  FIR  QuartusⅡ  

Xilinx CEO: 新架構(gòu)、新思路、新服務(wù)開創(chuàng)百億FPGA市場

  •   “電子產(chǎn)品需求持續(xù)變化,只給制造商兩條出路――Differentiate or Die (要么追求差異化,要么關(guān)門消亡!)這給可編程器件帶來了巨大的發(fā)展機(jī)遇!”8月28日,年初走馬上任的Xilinx總裁兼CEO Moshe Gavrielov首次接受中國媒體的采訪,透露了Xilinx新的發(fā)展策略,概括起來就是三“新”:新架構(gòu)、新思路、新服務(wù)。   Moshe曾經(jīng)供職于NSC、LSI、Cadence等公司,從微處理器芯片、ASIC芯片、EDA軟件再到可編
  • 關(guān)鍵字: 處理器  EDA  FPGA  Xilinx  PLD  Moshe  

基于FPGA圓陣超聲自適應(yīng)波束形成的設(shè)計(jì)

  •   1 引 言   在雷達(dá)及聲納信號處理系統(tǒng)中,波束形成算法通常采用DSP軟件編程實(shí)現(xiàn),控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴(kuò)展的優(yōu)點(diǎn),但對于實(shí)時性能要求很高的系統(tǒng),如雷達(dá)、聲納探測和超聲成像等系統(tǒng)中為了提高對目標(biāo)變化實(shí)時跟蹤和測量,就必須盡量縮短信號處理的時間,過長的運(yùn)算處理時間會對水下目標(biāo)的探測性能產(chǎn)生較大的影響。聲納工作環(huán)境中總存在著各種干擾(例如本艦輻射噪聲、近場其他船只的干擾等),普通波束形成系統(tǒng)是一種預(yù)形成波束系統(tǒng),當(dāng)他處在各向同性、均勻韻噪聲場時,可能具有相當(dāng)
  • 關(guān)鍵字: FPGA  芯片  自適應(yīng)  BDF  

在下一代無線基站中用低成本FPGA實(shí)現(xiàn)連接

  •   對于服務(wù)提供者,影響無線接入盈利的主要因素是網(wǎng)絡(luò)的成本。演進(jìn)的基礎(chǔ)設(shè)施支持不斷擴(kuò)大的用戶基站,在設(shè)施的維護(hù)和改進(jìn)過程中,服務(wù)提供者控制網(wǎng)絡(luò)的成本變得越來越重要了。   開放式基站結(jié)構(gòu)發(fā)起組織(OBSAI)   無線原始設(shè)備制造商(成員為Hyundai、LGE、Nokia、Samsung和 ZTE )建立了開放式基站結(jié)構(gòu)發(fā)起組織(OBSAI),針對收發(fā)基地站收發(fā)信機(jī)(BTS)的配置和互連,從一組通用模塊中開發(fā)了一組規(guī)范。由另外一些無線原始設(shè)備制造商(成員為Ericsson、Huawei、NEC、No
  • 關(guān)鍵字: FPGA  OBSAI  無線網(wǎng)絡(luò)  基站  

采用FPGA設(shè)計(jì)SDH設(shè)備時鐘

  • 介紹了一種采用FPGA設(shè)計(jì)的SDH設(shè)備時鐘的構(gòu)成及設(shè)計(jì)原理;并給出了相關(guān)的測試結(jié)果;測試結(jié)果表明該SDH設(shè)備時鐘完全滿足ITU-T G.813建議規(guī)范的各項(xiàng)時鐘指標(biāo)要求。
  • 關(guān)鍵字: FPGA  SDH  設(shè)備  時鐘    

基于FPGA的全數(shù)字FSK調(diào)制解調(diào)器設(shè)計(jì)

  • FSK(Frequeney-ShiftKeying,頻移鍵控)是用不同頻率的載波來傳送數(shù)字信號。FSK信號具有抗干擾能力強(qiáng)、傳輸距...
  • 關(guān)鍵字: FPGA  調(diào)制解調(diào)器  

用FPGA實(shí)現(xiàn)傅立葉變換算法

  • 引言DFT(DiscreteFourierTransformation)是數(shù)字信號分析與處理如圖形、語音及圖像等領(lǐng)域的重要變換工...
  • 關(guān)鍵字: FFT  FPGA  

一種擴(kuò)頻通信調(diào)制器的FPGA設(shè)計(jì)與仿真

  •   近年來,隨著經(jīng)濟(jì)的高速增長,無線通信得到了飛速地發(fā)展。由于擴(kuò)展頻譜信號具有抗干擾、保密、抗偵破和抗衰落等特點(diǎn),擴(kuò)頻通信在軍事無線通信領(lǐng)域(如測控通信)中被廣泛應(yīng)用;隨著技術(shù)的成熟及成本的降低,其在民用通信市場上具有更廣大的發(fā)展前景。   本文首先介紹了FPGA的設(shè)計(jì)思想及流程,然后以一種擴(kuò)頻通信調(diào)制器為例,描述了如何實(shí)現(xiàn)自頂向下的設(shè)計(jì):包括調(diào)制器的頂層設(shè)計(jì)、劃分的下一層基本單元的設(shè)計(jì)等,并重點(diǎn)分析了基本單元之一的PN碼產(chǎn)生器的設(shè)計(jì)實(shí)現(xiàn)及仿真驗(yàn)證過程。   FPGA設(shè)計(jì)方法簡介   FPGA技術(shù)的
  • 關(guān)鍵字: FPGA  擴(kuò)頻調(diào)  制器  PN碼  仿真  

Xilinx擴(kuò)展Spartan-3A FPGA 系列

  •   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,作為Spartan-3A FPGA 系列平臺延伸的小封裝FPGA正式量產(chǎn)。這些小封裝FPGA在提供突破性價位的同時,針對消費(fèi)、有線和無線通信、網(wǎng)絡(luò)、工業(yè)以及其它許多成本敏感的應(yīng)用領(lǐng)域,可以大大降低系統(tǒng)總體成本。   除了更多封裝可供選擇以外,Spartan-3A FPGA 延伸平臺還提供了從5萬門到340萬系統(tǒng)門的更廣泛的器件密度范圍以及電源管理功能,可幫助設(shè)計(jì)人員盡量減少電路板上的元器件數(shù)量并提供低成本復(fù)雜計(jì)算和嵌入式
  • 關(guān)鍵字: Xilinx  FPGA  Spartan-3A   

NI最新推出全新的Single-Board RIO平臺

  •   美國國家儀器有限公司(National Instruments,簡稱NI)近日發(fā)布全新的NI Single-Board RIO設(shè)備,可為工程師及科學(xué)家在發(fā)布嵌入式控制及數(shù)據(jù)采集應(yīng)用時提供低成本的集成硬件選項(xiàng)。8款全新sbRIO-96xx設(shè)備在一塊印刷電路板(PCB)上集成了嵌入式實(shí)時處理器、現(xiàn)場可編程門陣列(FPGA)、模擬和數(shù)字I/O,對于需要在小體積上實(shí)現(xiàn)靈活、高性能、高可靠性的應(yīng)用是理想的選擇。工程師及科學(xué)家可通過NI LabVIEW 圖形化系統(tǒng)設(shè)計(jì)平臺來自定義Single-Board RIO硬
  • 關(guān)鍵字: NI  嵌入式  數(shù)據(jù)采集  RIO  FPGA  

基于FPGA的mif文件創(chuàng)建與使用

  •   1 引言   在一些需要特殊運(yùn)算的應(yīng)用電路中,只讀存儲器ROM是關(guān)鍵元件,設(shè)計(jì)人員通常利用ROM創(chuàng)建各種查找表,從而簡化電路設(shè)計(jì),提高電路的處理速度和穩(wěn)定性。FPGA是基于SRAM的可編程器件。掉電后FPGA上的配置信息將全部丟失,所以由FPGA構(gòu)造的數(shù)字系統(tǒng)在每次上電后要依賴于外部存儲器來主動配置或在線被動配置。真正意義上的ROM應(yīng)具有掉電后信息不丟失的特性,因此利用FPGA實(shí)現(xiàn)的ROM只能認(rèn)為器件處于用戶狀態(tài)時具備ROM功能。使用時不必要刻意劃分,而ROM單元的初始化則是設(shè)計(jì)人員必須面對的問題。
  • 關(guān)鍵字: FPGA  ROM  mit文件  SRAM  
共6376條 374/426 |‹ « 372 373 374 375 376 377 378 379 380 381 » ›|

fpga)介紹

您好,目前還沒有人創(chuàng)建詞條fpga)!
歡迎您創(chuàng)建該詞條,闡述對fpga)的理解,并與今后在此搜索fpga)的朋友們分享。    創(chuàng)建詞條

相關(guān)主題

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473