首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+arm

基于FPGA+ARM的HDLC協(xié)議控制器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:針對(duì)飛控模擬裝置中基于HDLC協(xié)議通信需求,完成了一種新的基于FPGA+ARM架構(gòu)HDLC協(xié)議控制器的設(shè)計(jì)。文中首先介B了HDLC協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,然后結(jié)合FPGA可進(jìn)行任意數(shù)據(jù)寬度操作和ARM編程簡(jiǎn)單
  • 關(guān)鍵字: HDLC協(xié)議  循環(huán)冗余校驗(yàn)(CRC)原理  FPGA  ARM  

基于FPGA+DSP架構(gòu)視頻處理系統(tǒng)設(shè)計(jì)

  • 摘要:實(shí)時(shí)圖像處理技術(shù)在工業(yè)、醫(yī)學(xué)、軍事和商業(yè)等領(lǐng)域有廣泛的應(yīng)用?;贔PGA+DSP架構(gòu)的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長(zhǎng)處,不儀設(shè)計(jì)周期短,開(kāi)發(fā)費(fèi)用低,而且設(shè)計(jì)靈活,更改方便,功耗較低,便于實(shí)現(xiàn)系統(tǒng)的小
  • 關(guān)鍵字: 視頻處理  FPGA  DSP  中值濾波  JPEG壓縮  USB  

基于FPGA的智能熱水器設(shè)計(jì)

  • 摘要:傳統(tǒng)電熱水器系統(tǒng)大多采用單片機(jī)作為控制核心,僅具有加熱和保溫功能,水溫不可見(jiàn),水量不易控制,大多熱水器在保溫時(shí)采用開(kāi)關(guān)控制,給電力系統(tǒng)帶來(lái)巨大沖擊。本系統(tǒng)選用現(xiàn)場(chǎng)可編程邏輯器件Actel Fusion系列F
  • 關(guān)鍵字: 智能  模數(shù)混合  FPGA  低功耗  PID算法  

基于FPGA的高速導(dǎo)航解算硬件實(shí)現(xiàn)

  • 摘要:針對(duì)現(xiàn)有小型無(wú)人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對(duì)飛機(jī)運(yùn)動(dòng)方程組和導(dǎo)航方程組進(jìn)行并行化分解,對(duì)相互獨(dú)
  • 關(guān)鍵字: 并行計(jì)算  FPGA  姿態(tài)解算  導(dǎo)航解算  

時(shí)鐘恢復(fù)及同步技術(shù)在地震勘探儀器中的應(yīng)用

  • 摘要:隨著石油勘探的發(fā)展,在地震勘探儀器中越來(lái)越需要高精度的同步技術(shù)來(lái)支持高效采集。基于這種目的,采用FPGA技術(shù)設(shè)計(jì)了一種時(shí)鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計(jì)。通過(guò)室炔饈浴⒁巴
  • 關(guān)鍵字: 石油勘探  地震勘探儀器  FPGA  時(shí)鐘恢復(fù)  系統(tǒng)同步  

一種大功率數(shù)字音頻系統(tǒng)設(shè)計(jì)

  • 摘要:音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。本文提出了WM8731與FPGA的音頻編解碼系統(tǒng),并嵌入大功率D類功放技術(shù)作為音頻系統(tǒng)的功率放大應(yīng)用,使得本系統(tǒng)效率高,體積小,音
  • 關(guān)鍵字: WM8731  FPGA  音頻系統(tǒng)  數(shù)字功放  

基于FPGA的短波AM解調(diào)器的設(shè)計(jì)

  • 摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對(duì)現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點(diǎn)是將系統(tǒng)中的模擬電路壓縮到最小。短波信號(hào)在前端經(jīng)過(guò)模數(shù)轉(zhuǎn)換器采樣后直接送
  • 關(guān)鍵字: 調(diào)幅  短波解調(diào)  FPGA Cordic  數(shù)字濾波器  

FPGA與CPLD的概念及其區(qū)別

  • 一、FPGA與CPLD的基本概念1.CPLDCPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/O單元互連結(jié)構(gòu),可由用戶根據(jù)需要生成特定的電路結(jié)
  • 關(guān)鍵字: FPGA    CPLD  

Lark Board評(píng)估板 Cyclone V SoC的專用舞臺(tái)

  • 隨著FPGA技術(shù)的高速發(fā)展,芯片規(guī)模不斷提升,帶來(lái)了更強(qiáng)的性能的同時(shí),也實(shí)現(xiàn)了更低的功耗。FPGA憑借其強(qiáng)大的并行信號(hào)處理能力,在應(yīng)對(duì)控制復(fù)雜度低、數(shù)據(jù)量大的運(yùn)算時(shí)具有較強(qiáng)的優(yōu)勢(shì)。但是在復(fù)雜算法的實(shí)現(xiàn)上,F(xiàn)PGA
  • 關(guān)鍵字: FPGA  RISC  英蓓特  

FPGA工程師的研發(fā)之道――總線的研究

  • 如果設(shè)計(jì)中有多個(gè)模塊,每個(gè)模塊內(nèi)部有許多寄存器或者存儲(chǔ)塊需要配置或者提供讀出那么實(shí)現(xiàn)方式有多種,主要如下:實(shí)現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡(jiǎn)單是簡(jiǎn)單,
  • 關(guān)鍵字: FPGA  總線  

駿龍科技Andrew ―― FPGA資深FAE的經(jīng)驗(yàn)獨(dú)白

  • 看似簡(jiǎn)單的幾個(gè)問(wèn)題,Andrew卻回答的井井有條,小編已經(jīng)沒(méi)有辦法有什么其他詞語(yǔ)去形容了。本文Andrew不僅僅對(duì)FPGA入門(mén)學(xué)習(xí)流程做了詳細(xì)的分享,更是對(duì)FPGA開(kāi)發(fā)工作的要求分成大公司和小公司兩個(gè)層面來(lái)分析。你能想象
  • 關(guān)鍵字: FPGA  FAE  駿龍科技  

基于FPGA的BPSK信號(hào)載頻估計(jì)單元設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:根據(jù)BPSK調(diào)制信號(hào)調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了BPSK調(diào)制信號(hào)載波頻率估計(jì)單元。利用ModelSim仿真環(huán)境對(duì)載頻估計(jì)功能進(jìn)行仿真,驗(yàn)證了平方倍頻法對(duì)BPSK信號(hào)進(jìn)行載波信號(hào)估計(jì)的有效性。仿真
  • 關(guān)鍵字: FPGA  載頻估計(jì)  平方倍頻  BPSK  

基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng)設(shè)計(jì)

  • 摘要:在振動(dòng)信號(hào)采集和處理系統(tǒng)設(shè)計(jì)中,信號(hào)的處理時(shí)間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計(jì)了一種基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng),該系統(tǒng)通過(guò)振動(dòng)信號(hào)采集電路、抗混疊濾波電路、AD采樣電路將電荷信號(hào)轉(zhuǎn)化為
  • 關(guān)鍵字: 振動(dòng)信號(hào)采集  數(shù)據(jù)流控制  時(shí)鐘時(shí)標(biāo)  FPGA  

FPGA更適用于視覺(jué)處理

  • 美國(guó)國(guó)家儀器公司將工程的視覺(jué)處理移植到FPGA上實(shí)現(xiàn),可獲得更高的處理性能Jeff Bier 是嵌入式視覺(jué)聯(lián)盟的創(chuàng)始人,本月在德克薩斯州奧斯汀舉辦的NI WEEK大會(huì)上,Jeff關(guān)注了國(guó)家儀器公司的一個(gè)演示系統(tǒng),這個(gè)系統(tǒng)是國(guó)
  • 關(guān)鍵字: FPGA    視覺(jué)處理  

FPGA 101:用Vivado HLS為軟件提速

  • 在編寫(xiě)軟件時(shí),您有沒(méi)有遇到過(guò)無(wú)論怎么努力編碼,軟件都不能按您期望的速度運(yùn)行?我遇到過(guò)。您有沒(méi)有想過(guò),“有沒(méi)有什么簡(jiǎn)單而且成本不高的方法可將一些代碼輸入多個(gè)定制處理器或定制硬件?”畢竟,您的應(yīng)用
  • 關(guān)鍵字: FPGA    Vivado  
共10101條 164/674 |‹ « 162 163 164 165 166 167 168 169 170 171 » ›|

fpga+arm介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473