fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:片上邏輯分析儀(ChipScope Pro)使用技巧
- 6.7 片上邏輯分析儀(ChipScope Pro)使用技巧 在FPGA的調(diào)試階段,傳統(tǒng)的方法在設(shè)計(jì)FPGA的PCB板時(shí),保留一定數(shù)量的FPGA管腳作為測試管腳。在調(diào)試的時(shí)候?qū)⒁獪y試的信號(hào)引到測試管腳,用邏輯分析儀觀察內(nèi)部信號(hào)。 這種方法存在很多弊端:一是邏輯分析儀價(jià)格高昂,每個(gè)公司擁有的數(shù)量有限,在研發(fā)期間往往供不應(yīng)求,影響進(jìn)度;二是PCB布線后測試腳的數(shù)量就確定了,不能靈活地增加,當(dāng)測試腳不夠用時(shí)會(huì)影響測試,測試管腳太多又影響PCB布局布線。 ChipScope Pro是ISE下
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:增量式設(shè)計(jì)(Incremental Design)技巧
- 6.6 增量式設(shè)計(jì)(Incremental Design)技巧 本節(jié)將對(duì)ISE下增量式設(shè)計(jì)做一個(gè)全面的介紹。FPGA作為一種現(xiàn)場可編程邏輯器件,其現(xiàn)場可重編程特性能夠提高調(diào)試速度。每次硬件工程師可以很方便地改變?cè)O(shè)計(jì),重新進(jìn)行綜合、實(shí)現(xiàn)、布局布線,并對(duì)整個(gè)設(shè)計(jì)重新編程。 然而當(dāng)設(shè)計(jì)算法比較復(fù)雜時(shí),每一次綜合、實(shí)現(xiàn)、布局布線需要花很長的時(shí)間。即使僅僅改變?cè)O(shè)計(jì)中的一點(diǎn),也會(huì)使綜合編譯的時(shí)間成倍增加。而且更為麻煩的是如果整個(gè)工程的運(yùn)行頻率很高,對(duì)時(shí)序的要求也很嚴(yán)格,這樣重新布線往往會(huì)造成整個(gè)時(shí)序錯(cuò)
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:編譯與仿真設(shè)計(jì)工程
- 6.5 編譯與仿真設(shè)計(jì)工程 編寫代碼完成之后,一個(gè)很重要的工作就是驗(yàn)證代碼功能的正確性,這就需要對(duì)代碼進(jìn)行編譯與仿真。編譯主要是為了檢查代碼是否存在語法錯(cuò)誤,仿真主要為了驗(yàn)證代碼實(shí)現(xiàn)的功能是否正確。 編譯和仿真設(shè)計(jì)工程在整個(gè)設(shè)計(jì)中占有很重要的地位。因?yàn)榇a功能不正確或代碼的編寫風(fēng)格不好對(duì)后期的設(shè)計(jì)會(huì)有很大的影響,所以需要花很多時(shí)間在設(shè)計(jì)工程的仿真上。 在這一節(jié)中將通過一個(gè)具體的實(shí)例來介紹如何對(duì)編譯工程代碼以及如何使用ISE自帶的仿真工具ISE Simulator進(jìn)行仿真。 1.
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:創(chuàng)建設(shè)計(jì)工程
- 6.4 創(chuàng)建設(shè)計(jì)工程 本節(jié)將重點(diǎn)講述如何在ISE下創(chuàng)建一個(gè)新的工程。要完成一個(gè)設(shè)計(jì),第一步要做的就是新建一個(gè)工程。具體創(chuàng)建一個(gè)工程有以下幾個(gè)步驟。 (1)打開Project Navigator,啟動(dòng)ISE集成環(huán)境。 ISE的啟動(dòng)請(qǐng)參見6.2節(jié)。 (2)選擇“File”/“New Project”菜單項(xiàng),啟動(dòng)新建工程對(duì)話框。 會(huì)彈出如圖6.9的對(duì)話框。 如圖6.9所示,新建工程時(shí)需要設(shè)置工程名稱和新建工程的路徑,還要設(shè)置
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:ISE軟件的設(shè)計(jì)流程
- 6.3 ISE軟件的設(shè)計(jì)流程 Xilinx公司的ISE軟件是一套用以開發(fā)Xilinx公司的FPGA&CPLD的集成開發(fā)軟件,它提供給用戶一個(gè)從設(shè)計(jì)輸入到綜合、布線、仿真、下載的全套解決方案,并很方便地同其他EDA工具接口。 其中,原理圖輸入用的是第三方軟件ECS;狀態(tài)圖輸入用的是StateCAD;HDL綜合可以使用Xilinx公司開發(fā)的XST、Synopsys公司開發(fā)的FPGA Express和Synplicity公司的Synplify/Synplify Pro等;測試激勵(lì)可以是圖
- 關(guān)鍵字: FPGA Xilinx ISE
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:ISE軟件的安裝與啟動(dòng)
- 6.2 ISE軟件的安裝與啟動(dòng) 6.2.1 ISE軟件的安裝 ISE的安裝改變了license管理方式,在安裝后并不需要任何license支持,僅僅是在這安裝過程式中輸入ISE的注冊(cè)序列號(hào)(Register ID)即可。ISE 7.1i安裝啟動(dòng)界面如圖6.1所示。 圖6.1 ISE 7.1i安裝啟動(dòng)界面 安裝ISE時(shí)只需要根據(jù)所選的版本是在PC機(jī)或工作站上,然后根據(jù)軟件的提示安裝即可,這里不做詳細(xì)敘述,只對(duì)安裝的幾個(gè)問題進(jìn)行說明。 1.環(huán)境變量
- 關(guān)鍵字: FPGA ISE
FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:ISE軟件簡介
- ISE軟件簡介 Xilinx作為當(dāng)界上最大的FPGA/CPLD生產(chǎn)商之一,長期以來一直推動(dòng)著FPGA/CPLD技術(shù)的發(fā)展。其開發(fā)的軟件也不斷升級(jí)換代,由早期的Foundation系列逐步發(fā)展到目前的ISE 9.x系列。 ISE是集成綜合環(huán)境的縮寫,它是Xillinx FPGA/CPLD的綜合性集成設(shè)計(jì)平臺(tái),該平臺(tái)集成了設(shè)計(jì)、輸入、仿真、邏輯綜合、布局布線與實(shí)現(xiàn)、時(shí)序分板、芯片下載與配置、功率分析等幾乎所有設(shè)計(jì)流程所需工具。 ISE系列軟件分為4個(gè)系列:WebPACK、BaseX、Fo
- 關(guān)鍵字: FPGA ISE
基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計(jì)
- 摘要 串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價(jià)格昂貴。 本方案是以CME最新的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CD
- 關(guān)鍵字: 京微雅格 FPGA
零基礎(chǔ)學(xué)FPGA(十一)一步一腳印之基于FIFO的串口發(fā)送機(jī)設(shè)計(jì)全流程及常見錯(cuò)誤詳解
- 記得在上幾篇博客中,有幾名網(wǎng)友提出要加進(jìn)去錯(cuò)誤分析這一部分,那我們就從今天這篇文章開始加進(jìn)去我在消化這段代碼的過程中遇到的迷惑,與大家分享。 今天要寫的是一段基于FIFO的串口發(fā)送機(jī)設(shè)計(jì),之前也寫過串口發(fā)送的電路,這次寫的與上次的有幾分類似。這段代碼也是我看過別人寫過的之后,消化一下再根據(jù)自己的理解寫出來的,下面是我寫這段代碼的全部流程和思路,希望對(duì)剛開始接觸的朋友來說有一點(diǎn)點(diǎn)的幫助,也希望有經(jīng)驗(yàn)的朋友給予寶貴的建議。 首先來解釋一下FIFO的含義,F(xiàn)IFO就是First Input Fi
- 關(guān)鍵字: FPGA FIFO
美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽
- 1. 超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA 美高森美的超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA器件,無論在器件、設(shè)計(jì)和系統(tǒng)層次上的安全特性都比其他領(lǐng)先FPGA制造商更先進(jìn)。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級(jí)別器件中的最低功耗,高可靠性和最佳安全技術(shù),以期構(gòu)建高度差
- 關(guān)鍵字: 美高森美 SmartFusion2 FPGA
達(dá)芬奇技術(shù)在視頻和機(jī)器人方面應(yīng)用案例及技術(shù)文獻(xiàn)匯總
- 本文介紹達(dá)芬奇技術(shù)的解讀文獻(xiàn)及應(yīng)用案例,供大家參考。 解讀達(dá)芬奇技術(shù) 達(dá)芬奇技術(shù)是一種數(shù)字圖像、視頻、語音、音頻信號(hào)處理的新平臺(tái),一經(jīng)推出,就受到熱烈歡迎,以其為基礎(chǔ)的應(yīng)用開發(fā)層出不窮。該技術(shù)是一種內(nèi)涵豐富的綜合體,包含達(dá)芬奇處理器、軟件、開發(fā)環(huán)境、算法庫和其他技術(shù)支持等。正因?yàn)樯婕暗募夹g(shù)面廣,因此有比較高的技術(shù)門檻。 視頻跟蹤算法在Davinci SOC上的實(shí)現(xiàn)與優(yōu)化 本文在基于雙核DM6446的系統(tǒng)平臺(tái)上,利用改進(jìn)后的跟蹤算法實(shí)現(xiàn)了智能目標(biāo)跟蹤系統(tǒng)。該算法可以成功跟蹤目標(biāo),
- 關(guān)鍵字: DSP ARM DM6446
視頻跟蹤算法在Davinci SOC上的實(shí)現(xiàn)與優(yōu)化
- 引言 目標(biāo)跟蹤作為計(jì)算機(jī)視覺的一個(gè)極具挑戰(zhàn)性的研究任務(wù),已被廣泛的應(yīng)用在人機(jī)交互、智能監(jiān)控、醫(yī)學(xué)圖像處理等領(lǐng)域中。目標(biāo)跟蹤的本質(zhì)是在圖像序列中識(shí)別出目標(biāo)的同時(shí)對(duì)其進(jìn)行精確定位。為了克服噪聲、遮擋、背景的改變等對(duì)目標(biāo)識(shí)別帶來的困難,出現(xiàn)了很多的跟蹤算法。 因?yàn)槟繕?biāo)跟蹤算法需要處理的數(shù)據(jù)量大、運(yùn)算復(fù)雜,需要性能強(qiáng)大的處理器才能實(shí)時(shí)處理。我們選用TI推出的最新產(chǎn)品TMS320DM6446實(shí)現(xiàn)算法。TMS320DM6446是一款高度集成的片上系統(tǒng),集成了可以運(yùn)行頻率高達(dá)594MHz的C64x+ D
- 關(guān)鍵字: DSP Davinci SOC
解讀達(dá)芬奇技術(shù)
- 達(dá)芬奇技術(shù)是一種數(shù)字圖像、視頻、語音、音頻信號(hào)處理的新平臺(tái),一經(jīng)推出,就受到熱烈歡迎,以其為基礎(chǔ)的應(yīng)用開發(fā)層出不窮。該技術(shù)是一種內(nèi)涵豐富的綜合體,包含達(dá)芬奇處理器、軟件、開發(fā)環(huán)境、算法庫和其他技術(shù)支持等。正因?yàn)樯婕暗募夹g(shù)面廣,因此有比較高的技術(shù)門檻。 前言 數(shù)字視頻技術(shù)無疑將重塑整個(gè)電子行業(yè)的面貌。當(dāng)然,數(shù)字視頻技術(shù)也正在使我們的視頻體驗(yàn)、傳輸以及交互方式發(fā)生著深刻的變化。 其已開始進(jìn)入我們的汽車、計(jì)算機(jī)、移動(dòng)電話以及網(wǎng)絡(luò)。 不過,帶來高品質(zhì)的娛樂享受僅是精彩剛剛開始! 過去,工程師
- 關(guān)鍵字: 達(dá)芬奇技術(shù) DSP
達(dá)芬奇技術(shù)簡化數(shù)字視頻設(shè)計(jì)
- 數(shù)字視頻技術(shù)無疑將重塑整個(gè)電子行業(yè)的面貌。當(dāng)然,數(shù)字視頻技術(shù)也正在使我們的視頻體驗(yàn)、傳輸以及交互方式發(fā)生著深刻的變化,開始進(jìn)入汽車、計(jì)算機(jī)、移動(dòng)電話及網(wǎng)絡(luò)。過去,工程師們?cè)趯?shí)施數(shù)字視頻時(shí)選擇非常有限,硬連線以及基于ASIC的方案總是限制著器件的用途、功能,以及它們的自適應(yīng)性;雖然專用器件的靈活性稍高于ASIC,但是,面對(duì)日新月異的多媒體標(biāo)準(zhǔn)與應(yīng)用,它們的效用仍然很有限;而且缺少具有足夠性能、成本足夠低、靈活性足夠高的數(shù)字視頻開發(fā)平臺(tái)。 為了解決這些難題,德州儀器公司提供了一種很好的解決方案,即基
- 關(guān)鍵字: 達(dá)芬奇 DSP ARM9
基于OMAP的設(shè)計(jì)匯總,包括示波器、監(jiān)護(hù)儀、人機(jī)接口等
- 德州儀器 (TI) 公司的開放式多媒體應(yīng)用平臺(tái)OMAP(Open Multimedia Application Platform)是一種為滿足移動(dòng)多媒體信息處理及無線通信應(yīng)用開發(fā)出來的高性能、高集成度嵌入式處理器。本文介紹基于OMAP經(jīng)典設(shè)計(jì)匯總,供大家參考。 OMAP5912雙核通信及其數(shù)字音頻系統(tǒng)實(shí)現(xiàn) OMAP平臺(tái)因其特有的雙核結(jié)構(gòu),廣泛應(yīng)用于實(shí)時(shí)多媒體影音數(shù)據(jù)處理、語音識(shí)別系統(tǒng)、網(wǎng)絡(luò)通信等領(lǐng)域。筆者以O(shè)MAP5912平臺(tái)的數(shù)字音頻系統(tǒng)為例介紹雙核通信的具體應(yīng)用,希望能對(duì)使用OMAP的
- 關(guān)鍵字: OMAP 示波器 DSP
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473