首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

FPGA研發(fā)之道(18)-設(shè)計不是湊波形(八)總線(上)

  •   如果設(shè)計中有多個模塊,每個模塊內(nèi)部有許多寄存器或者存儲塊需要配置或者提供讀出那么實現(xiàn)方式有多種,主要如下:   實現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡單是簡單,但是頂層連接工作量較大,并且如果配置個數(shù)較多,導(dǎo)致頂層中寄存器的數(shù)目也會較多。   實現(xiàn)方式二:通過總線進(jìn)行連接,為每個模塊分配一個地址范圍。這樣寄存器等擴(kuò)展就可以在模塊內(nèi)部進(jìn)行擴(kuò)展,而不用再頂層進(jìn)行過多的頂層互聯(lián)。如下圖所示:    ?   那如果進(jìn)行總線的選擇,那么有一種
  • 關(guān)鍵字: FPGA  AVALON  

FPGA研發(fā)之道(17)-化繁為簡

  •   有個笑話說,有個病人感冒了,于是去看醫(yī)生,醫(yī)生診斷后說,你得了感冒,但是我只會治療肺炎,不如你回家再澆點(diǎn)涼水,把病惡化成肺炎,那我能治了。這個笑話展示了庸醫(yī)誤人。但是另一方面,從邏輯上來講,醫(yī)生則是一個把未知問題轉(zhuǎn)化成已知問題的高手。   不說笑話,下面出兩個題目,其分別是   問題1:運(yùn)用數(shù)字電路,如何將一個時鐘域的上升沿,轉(zhuǎn)換成另一個時鐘域的脈沖信號(單周期信號)。   問題2:運(yùn)用數(shù)字電路,如何將一個時鐘域的脈沖信號(單周期信號),轉(zhuǎn)換成另一個時鐘域的上升沿。   可能乍一看,這兩個題目
  • 關(guān)鍵字: FPGA  數(shù)字電路  

FPGA研發(fā)之道(16)-可測性設(shè)計—從大數(shù)據(jù)開始說起

  •   當(dāng)下,最火的學(xué)問莫過于《大數(shù)據(jù)》,大數(shù)據(jù)的核心思想就是通過科學(xué)統(tǒng)計,實現(xiàn)對于社會、企業(yè)、個人的看似無規(guī)律可循的行為進(jìn)行更深入和直觀的了解。FPGA的可測性也可以對FPGA內(nèi)部“小數(shù)據(jù)”的統(tǒng)計查詢,來實現(xiàn)對FPGA內(nèi)部BUG的探查。   可測性設(shè)計對于FPGA設(shè)計來說,并不是什么高神莫測的學(xué)問。FPGA的可測性設(shè)計的目的在設(shè)計一開始,就考慮后續(xù)問題調(diào)試,問題定位等問題。要了解FPGA可測性設(shè)計,只不過要回答幾個問題,那就是:   (1) 設(shè)計完成如何進(jìn)行測試?   (2)
  • 關(guān)鍵字: FPGA  JTAG  

FPGA研發(fā)之道(15)-設(shè)計不是湊波形(五)接口設(shè)計

  •   作為FPGA工程師來說,碰到新的問題是設(shè)計中最常見的事情了,技術(shù)發(fā)展趨勢日新月異,所以經(jīng)常會有新的概念,新的需求,新的設(shè)計等待去實現(xiàn)。不是每個通過BAIDU或者GOOGLE都有答案。   因此,新的設(shè)計經(jīng)常會有,那如何實現(xiàn)?   假設(shè),F(xiàn)PGA需要設(shè)計一個接口模塊,那我們就需要了解一下幾個問題:   (1) 同步接口還是異步接口模塊;   (2) 有哪些信號,功能是什么?   (3) 信號之間時序關(guān)系是什么?   (4) 傳遞的效率能夠達(dá)到多少;   (5) 等等!   誰會給予這些答
  • 關(guān)鍵字: FPGA  測試  接口  

FPGA研發(fā)之道(14)寫在coding之前的鐵律

  •   寫在coding之前的那些鐵律   (1)注釋: 好的代碼首先必須要有注釋,注釋至少包括文件注釋,端口注釋,功能語句注釋。   文件注釋:文件注釋就是一個說明文:這通常在文件的頭部注釋,用于描述代碼為那個工程中,由誰寫的,日期是多少,功能描述,有哪些子功能,及版本修改的標(biāo)示。這樣不論是誰,一目了然。即使不寫文檔,也能知道大概。   接口描述:module的接口信號中,接口注釋描述模塊外部接口,例如AHB接口,和SRAM接口等等。這樣讀代碼的人即可能夠判斷即模塊將AHB接口信號線轉(zhuǎn)換成SRAM接口
  • 關(guān)鍵字: FPGA  coding  時序  

基于DSP在線式UPS不間斷電源控制系統(tǒng)的研究

  •   引言   隨著計算機(jī)的普及和信息處理技術(shù)的廣泛應(yīng)用,不間斷電源UPS在關(guān)鍵負(fù)載連接至公共電網(wǎng)方面扮演著重要角色。它們旨在為處于任何正?;虍惓嵱秒娫礂l件下的負(fù)載提供清潔、持續(xù)的電源。德州儀器(TI)TMS320F28335 DSP為在線UPS設(shè)計提供增強(qiáng)的、經(jīng)濟(jì)高效的解決方案,可以高速執(zhí)行多種控制算法,從而使實現(xiàn)高采樣速率成為可能。   本文實現(xiàn)了基于TMS320F28335的不間斷電源控制系統(tǒng)的設(shè)計,該系統(tǒng)能夠在單芯片中實現(xiàn)在線UPS的多控制環(huán)路,從而提高集成度并降低系統(tǒng)成本。數(shù)字控制還為每個控
  • 關(guān)鍵字: 德州儀器  DSP  UPS  

基于FPGA的LCD顯示遠(yuǎn)程更新

  •   1 項目背景   1.1 研究背景   LCD顯示屏的應(yīng)用越來越廣,數(shù)量越來越多。LCD顯示屏應(yīng)用廣泛,無處不在。小到家庭各種電器設(shè)備,大到軍事設(shè)備。更常見是用于各種公共場合如體育館、廣場等商業(yè)用途。給我們傳遞一種更為直觀、生動的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場帶來了巨大的商機(jī)。傳統(tǒng)的顯示器大多采用控制系統(tǒng)與顯示界面集成在一起的方案,不便于實時管理與有效維護(hù),不便于及時更新;也不便于人親臨惡劣的工作環(huán)境下進(jìn)行人為操控。LED顯示屏用戶迫切需要實現(xiàn)對LED顯示屏的遠(yuǎn)程控制。
  • 關(guān)鍵字: FPGA  LCD  Microblaze  

基于FPGA的Viterbi譯碼器設(shè)計及實現(xiàn)

  •   卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時,它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡單。隨著可編程邏輯技術(shù)的不斷發(fā)展,其高密度、低功耗、使用靈活、設(shè)計快速、成本低廉、現(xiàn)場可編程和反復(fù)可編程等特性,使FPGA逐步成為Viterbi譯碼器設(shè)計的最佳方法。項目目的是用FPGA實現(xiàn)一個Viterbi譯碼器。   一、譯碼器功能分析   譯碼器是一種具有“翻譯”功能的邏輯電路,這
  • 關(guān)鍵字: FPGA  Viterbi  譯碼器  

基于Blackfin的智能IP Camera系統(tǒng)設(shè)計

  •   1.背景及概述   近年來,隨著嵌入式應(yīng)用越來越復(fù)雜,應(yīng)用場合越來越多,特別是多媒體功能在各個領(lǐng)域飛速發(fā)展,高性能計算變得無處不在,從消費(fèi)電子,網(wǎng)絡(luò)通訊到工業(yè)控制和監(jiān)控,大多數(shù)應(yīng)用都需要更高的數(shù)字信號處理能力。出于成本和設(shè)計難度的考慮,人們傾向于使用單顆芯片完成所有的工作,傳統(tǒng)的DSP處理器和MCU處理器開始以多種形式進(jìn)行融合:   1.傳統(tǒng)的MCU+DSP合作方案被集成到一顆芯片封裝內(nèi);或者進(jìn)一步實現(xiàn)為真正的異構(gòu)多核,可以共享部分甚至全部外部設(shè)備。   2.以SoC的形式為MCU加上基于固定硬
  • 關(guān)鍵字: Blackfin  IP Camera  DSP  

DSP編程技巧之27---答疑解惑哪家強(qiáng)之(2)

  •   答疑解惑哪家強(qiáng)?我們EEPW最強(qiáng)。。。所以接下來繼續(xù)我們的答疑解惑。   8. 含有CLA加速器的CPU必備的編譯器選項?   除了問答4、5、7提到的選項之外,CLA CPU對編譯器也有一定的要求,如表2所示。   表2 CLA CPU必備的編譯器選項   9. “大內(nèi)存模型”和“小內(nèi)存模型”的區(qū)別是什么?   C28x一般使用大內(nèi)存模型,假設(shè)數(shù)據(jù)可以存放在存儲單元的任何可用空間中。小內(nèi)存模型的提出其實針對的是基于C27x模式CPU的代碼,它
  • 關(guān)鍵字: DSP  CPU  編譯器  

DSP編程技巧之26---答疑解惑哪家強(qiáng)之(1)

  •   在我們EEPW的牛人業(yè)話欄目里,已經(jīng)連載了25篇有關(guān)于DSP編程技巧的文章。了解了這些技巧,相當(dāng)于工具已經(jīng)在手,但是每個人都是有一定的學(xué)習(xí)曲線的,工具的使用都是一個熟能生巧的過程,在這一過程中難免有一些疑惑的,所以我們總結(jié)大家在學(xué)習(xí)DSP編程過程中經(jīng)常遇到的問題,做一些集中解惑,希望對大家有所幫助。   1. DSP編程技巧到底有什么好資料?   話說專門深入講解這個的資料并不是太多,因為大部分DSP書籍都是講解算法或者寄存器是怎么使用的,那盡量羅列一下(如有遺漏請在評論區(qū)補(bǔ)充),有:   (1
  • 關(guān)鍵字: DSP  CLA  VCU  

DSP編程技巧之25---C/C++與匯編語言的交互之-(3)使用編譯器的內(nèi)聯(lián)函數(shù)

  •   在C/C++與匯編語言混合編程的情況下,一般我們都會選擇C/C++來實現(xiàn)所期待的功能。在我們用C/C++來實現(xiàn)某些位操作、數(shù)學(xué)運(yùn)算等功能后,編譯器會盡可能地把它們編譯為一些已經(jīng)高度優(yōu)化的匯編函數(shù)(內(nèi)聯(lián)函數(shù)),一般情況下是一條或者多條匯編指令的集合,在封裝之后,我們可以在C/C++編程的時候直接使用這樣的內(nèi)聯(lián)函數(shù)。如果不直接使用它們,那么在單步調(diào)試的時候,也可以從C/C++代碼編譯生成的匯編代碼中找到對應(yīng)的內(nèi)聯(lián)函數(shù),能夠幫助我們加深對編譯和代碼執(zhí)行的理解。這些編譯器的內(nèi)聯(lián)函數(shù)都有一個顯著的外觀,即以兩個
  • 關(guān)鍵字: DSP  C/C++  匯編語言  

基于FPGA+DSP遠(yuǎn)程監(jiān)控器設(shè)計與實現(xiàn)

  •   項目研究的目的和主要研究內(nèi)容   研究目的   為了遠(yuǎn)程對現(xiàn)場進(jìn)行設(shè)備管理和環(huán)境監(jiān)控,并簡化現(xiàn)場監(jiān)控設(shè)備,有效地提高整個系統(tǒng)的穩(wěn)定性和安全性。擬開發(fā)一款遠(yuǎn)程控制器,簡稱RCM遠(yuǎn)控器。該遠(yuǎn)控器將集現(xiàn)場數(shù)據(jù)采集、多種通信協(xié)議轉(zhuǎn)換、故障告警、應(yīng)急控制、智能聯(lián)動、內(nèi)嵌WEB配置頁等多項功能。   主要研究內(nèi)容   1.遠(yuǎn)程監(jiān)控系統(tǒng)   遠(yuǎn)程監(jiān)控系統(tǒng)總體結(jié)構(gòu)(如圖1所示),其中主要研究內(nèi)容為RCM遠(yuǎn)控器。    ?   圖 1   遠(yuǎn)控器通過RJ45與TCP/IP網(wǎng)絡(luò)開放式網(wǎng)絡(luò)相
  • 關(guān)鍵字: FPGA  DSP  RCM  

基于FPGA的脫機(jī)手寫體漢字識別系統(tǒng)

  •   1設(shè)計摘要   1.1項目背景   漢字作為非字母化、非拼音化的文字,在當(dāng)今高度信息化的社會里,如何快速高效地將漢字輸入計算機(jī),已成為影響人機(jī)交流信息效率的一個重要瓶頸。目前,漢字輸入主要分為人工鍵盤輸入和機(jī)器自動識別輸入兩種,其中人工鍵入速度慢且勞動強(qiáng)度大。自動識別輸入分為語音識別和漢字識別兩種,其中漢字識別是將漢字點(diǎn)陣圖形轉(zhuǎn)換成電信號,然后輸入給數(shù)字信號處理器或計算機(jī)進(jìn)行處理,依據(jù)一定的分類算法在漢字字符集合中識別出與之相匹配的漢字。因此,研究脫機(jī)手寫體漢字識別的目的就是解決漢字信息如何高速輸
  • 關(guān)鍵字: FPGA  神經(jīng)網(wǎng)絡(luò)  漢字識別  

基于USB3.0和FPGA的多串口傳輸系統(tǒng)設(shè)計

  •   多串口數(shù)據(jù)通信技術(shù)主要研究數(shù)據(jù)的多串口采集、存儲和處理。由于串口通信技術(shù)的廣泛應(yīng)用,使得多串口采集卡一直是研究的熱點(diǎn),從早期的基于PCI總線的多串口數(shù)據(jù)采集卡到后來的基于USB的多串口數(shù)據(jù)采集卡,以及現(xiàn)在的基于USB3.0的多串口數(shù)據(jù)采集卡。   PCI采集卡由于使用不方便,逐漸被淘汰,目前USB傳輸系統(tǒng)被廣泛應(yīng)用。USB2.0理論傳輸速度為480Mb/s,而USB3.0的傳輸速率可高達(dá)5Gb/s,且在USB2.0的基礎(chǔ)上又增加了超高速傳輸模式。本文設(shè)計的系統(tǒng)中有80個485傳輸通道,每個通道的速率
  • 關(guān)鍵字: USB3.0  FPGA  PCI  
共9865條 166/658 |‹ « 164 165 166 167 168 169 170 171 172 173 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473