首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

反熔絲FPGA在密碼芯片設(shè)計(jì)中的運(yùn)用

  •   詳細(xì)介紹了反熔絲FPGA在提高密碼芯片速度和對(duì)密碼算法進(jìn)行保護(hù)方面的應(yīng)用,并給出了密碼算法芯片中部分模塊的實(shí)現(xiàn)方法。   1引言   隨著計(jì)算機(jī)和通信的發(fā)展,信息傳輸過(guò)程中信息安全的重要性越來(lái)越受到人們的重視。在信息傳輸過(guò)程中,人們普遍采用將待傳輸?shù)男畔⒓用苓M(jìn)行傳輸,然后在收端進(jìn)行解密還原信息。對(duì)信息的加解密通常采用兩種方法:軟件加解密和硬件加解密。軟件加解密實(shí)現(xiàn)簡(jiǎn)單,但須對(duì)密碼算法進(jìn)行多重保護(hù)存放且加解密速度較慢,而硬件加解密可加快加解密運(yùn)行速度。在當(dāng)今信息網(wǎng)絡(luò)化的環(huán)境下,對(duì)加密的速度要求將越來(lái)
  • 關(guān)鍵字: FPGA  反熔絲  QUICKLOGIC  

FLASH和反熔絲類型的FPGA你了解多少

  •   由于航天應(yīng)用對(duì)可靠性提出了更高的要求,這是與一般的FPGA開發(fā)最大的不同。當(dāng)高能粒子撞擊可編程邏輯器件時(shí),撞擊的能量會(huì)改變器件中的可配置的SRAM單元的配置數(shù)據(jù),使系統(tǒng)運(yùn)行到無(wú)法預(yù)知的狀態(tài),從而引起整個(gè)系統(tǒng)失效。這在航天設(shè)備中是必須要避免的。以FLASH和反熔絲技術(shù)為基礎(chǔ)的FPGA與以SRAM為基礎(chǔ)的FPGA相比,在抗單粒子事件方面具有很大的優(yōu)勢(shì),可靠性高。   ACTEL公司是可編程邏輯解決方案供應(yīng)商。它提供了多種服務(wù),包括基于反熔絲和閃存技術(shù)的FPGA、高性能IP核、軟件開發(fā)工具和設(shè)計(jì)服務(wù),定位
  • 關(guān)鍵字: FPGA  FLASH  反熔絲  

DSP編程技巧之22---詳解浮點(diǎn)運(yùn)算的定點(diǎn)編程

  •   我們使用的處理器一般情況下,要么直接支持硬件的浮點(diǎn)運(yùn)算,比如某些帶有FPU的器件,要么就只支持定點(diǎn)運(yùn)算,此時(shí)對(duì)浮點(diǎn)數(shù)的處理需要通過(guò)編譯器來(lái)完成。在支持硬件浮點(diǎn)處理的器件上,對(duì)浮點(diǎn)運(yùn)算的編程最快捷的方法就是直接使用浮點(diǎn)類型,比如單精度的float來(lái)完成。但是在很多情況下,限于成本、物料等因素,可供我們使用的只有一個(gè)定點(diǎn)處理器時(shí),直接使用float類型進(jìn)行浮點(diǎn)類型的運(yùn)算會(huì)使得編譯器產(chǎn)生大量的代碼來(lái)完成一段看起來(lái)十分簡(jiǎn)單的浮點(diǎn)數(shù)學(xué)運(yùn)算,造成的后果是程序的執(zhí)行時(shí)間顯著加長(zhǎng),且其占用的資源量也會(huì)成倍地增加,這就
  • 關(guān)鍵字: DSP  定點(diǎn)處理器  浮點(diǎn)運(yùn)算  

Maxim Integrated推出面向Arduino平臺(tái)的Pmod?適配器,有效加速開發(fā)進(jìn)程

  •   Maxim Integrated Products推出Pmod - Arduino適配器(MAXREFDES72#),加速各種量產(chǎn)傳感器的原型開發(fā)。MAXREFDES72#可將任何連有Pmod的電路板方便地接入Arduino兼容微控制器平臺(tái)。該款適配器采用Maxim業(yè)內(nèi)領(lǐng)先的器件,能夠快速實(shí)現(xiàn)物聯(lián)網(wǎng)設(shè)計(jì),并與更多的數(shù)字處理器和應(yīng)用方便對(duì)接。   長(zhǎng)期以來(lái),Pmod模塊始終是將專業(yè)級(jí)外設(shè)整合到工程原型開發(fā)(尤其是FPGA平臺(tái))的保障。MAXREFDES72#實(shí)現(xiàn)了Pmod與Arduino兼容平臺(tái)之間的
  • 關(guān)鍵字: Maxim Integrated  Arduino  FPGA  

Altera 2014年度技術(shù)巡展展示第10代最新產(chǎn)品和突破性技術(shù)

  •   Altera®公司今天宣布,從2014年9月到11月,將在亞太地區(qū)中國(guó)、臺(tái)灣、韓國(guó)、新加坡、馬來(lái)西亞和印度的14個(gè)城市舉辦Altera 2014年度技術(shù)巡展——免費(fèi)的系列技術(shù)研討會(huì)。研討會(huì)將展示Altera最新的FPGA、SoC以及突破性技術(shù)。關(guān)于此次系列研討的詳細(xì)信息,或者需要注冊(cè)參加此次活動(dòng),請(qǐng)?jiān)L問(wèn)http://www.altera.com.cn/techroadshow2014。   本年度技術(shù)巡展關(guān)注的主題是“Silicon Convergence
  • 關(guān)鍵字: Altera  FPGA  SoC  

英蓓特科技推出功能完善的SoC FPGA開發(fā)套件Lark Board

  •   英蓓特科技日前宣布推出基于Altera Cyclone® V SoC的高性能開發(fā)板Lark Board。Lark Board專為大容量數(shù)據(jù)應(yīng)用的開發(fā)而設(shè)計(jì),適用于汽車、醫(yī)療設(shè)備、視頻監(jiān)控和工業(yè)控制等領(lǐng)域。   Altera大中華銷售總監(jiān)Jeff Li表示:“Lark Board的問(wèn)世使開發(fā)人員能夠更加高效地利用Cyclone V SoC在架構(gòu)、密度和性能上的優(yōu)勢(shì),這為他們進(jìn)行嵌入式系統(tǒng)設(shè)計(jì)開發(fā)提供了一個(gè)功能完整且強(qiáng)大的開發(fā)平臺(tái)。”   Lark Board采用5CS
  • 關(guān)鍵字: Altera  SoC  FPGA  

一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng)設(shè)計(jì)

  •   摘要:隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢(shì)。設(shè)計(jì)了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過(guò)FPGA+DSP架構(gòu)對(duì)1080P全高清圖像進(jìn)行采集和字符疊加,并實(shí)時(shí)進(jìn)行目標(biāo)提取和偏差量計(jì)算。疊加視頻可通過(guò)DVI數(shù)字接口或模擬接口實(shí)時(shí)顯示。利用圖像高分辨率特性,系統(tǒng)可實(shí)現(xiàn)運(yùn)動(dòng)目標(biāo)精確跟蹤。   引言   隨著數(shù)字視頻的迅速發(fā)展,高清數(shù)字圖像代替模擬圖像成為必然趨勢(shì)。光電系統(tǒng)采用全高清圖像技術(shù),不僅能大大提高顯示效果,而且能顯著提高系統(tǒng)的跟蹤精度。因此,高清
  • 關(guān)鍵字: HD-SDI  DSP  FPGA  

基于FPGA的高速訪問(wèn)USB設(shè)備設(shè)計(jì)

  •   摘要:針對(duì)FPGA訪問(wèn)USB設(shè)備存在傳輸速率低、資源消耗大、開發(fā)復(fù)雜的缺點(diǎn),提出了一種將ARM處理器與FPGA相結(jié)合實(shí)現(xiàn)高速訪問(wèn)USB設(shè)備的方案。該方案利用ARM處理器的USB Host讀取USB設(shè)備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓機(jī)制通過(guò)SRAM接口將數(shù)據(jù)傳給FPGA。經(jīng)測(cè)試,數(shù)據(jù)傳輸速率可以達(dá)到48 Mbps。該方案具有開發(fā)難度小,資源占用率低和傳輸速率高的特點(diǎn),適合于FPGA高速讀取大量外部數(shù)據(jù)。   引言   目前FPGA通過(guò)USB接口獲取USB設(shè)備中數(shù)據(jù)的方案大致分為兩大類,一類為在FPG
  • 關(guān)鍵字: FPGA  USB  CH376  

DSP的電磁兼容性問(wèn)題探討

  •   1 引言   自從20世紀(jì)80年代初期第一片數(shù)字信號(hào)處理器芯片(DSP)問(wèn)世以來(lái),DSP就以數(shù)字器件特有的穩(wěn)定性、可重復(fù)性、可大規(guī)模集成、特別是可編程性和易于實(shí)現(xiàn)自適應(yīng)處理等特點(diǎn),給數(shù)字信號(hào)處理的發(fā)展帶來(lái)了巨大機(jī)遇,應(yīng)用領(lǐng)域廣闊。但由于DSP是一個(gè)相當(dāng)復(fù)雜、種類繁多并有許多分系統(tǒng)的數(shù)、?;旌舷到y(tǒng),所以來(lái)自外部的電磁輻射以及內(nèi)部元器件之間、分系統(tǒng)之間和各傳輸通道間的竄擾對(duì)DSP及其數(shù)據(jù)信息所產(chǎn)生的干擾,己嚴(yán)重地威脅著其工作的穩(wěn)定性、可靠性和安全性[1]。據(jù)統(tǒng)計(jì),干擾引起的DSP事故占其總事故的90%左
  • 關(guān)鍵字: DSP  電磁兼容性  因數(shù)  

萊迪斯和賽普拉斯聯(lián)手推出新開發(fā)套件簡(jiǎn)化USB 3.0視頻橋接器的設(shè)計(jì)

  •   萊迪斯半導(dǎo)體公司和賽普拉斯半導(dǎo)體公司日前宣布,在Intel開發(fā)者大會(huì)(IDF)上推出一款具有完整參考設(shè)計(jì)的低成本開發(fā)套件,用于USB 3.0視頻橋接器的開發(fā)。全新萊迪斯USB 3.0視頻橋接器開發(fā)套件簡(jiǎn)化了USB 3.0音頻和高清視頻的集成,可用于諸多應(yīng)用領(lǐng)域。該套件采用了萊迪斯的ECP3™ FPGA系列和賽普拉斯的EZ-USB® FX3™ USB 3.0外設(shè)控制器。   USB 3.0的5 Gbps帶寬可順利傳輸高清視頻,而無(wú)需會(huì)降低圖像質(zhì)量的壓縮過(guò)程。萊迪斯USB
  • 關(guān)鍵字: 萊迪斯  USB 3.0  FPGA  

Pico示波器在故障診斷中的應(yīng)用

  •   當(dāng)今,工程師面臨著越來(lái)越嚴(yán)苛和復(fù)雜的測(cè)試任務(wù)。有時(shí)候設(shè)備在實(shí)驗(yàn)中能夠正常工作,但是在實(shí)際現(xiàn)場(chǎng)應(yīng)用時(shí),就會(huì)出現(xiàn)這樣那樣的問(wèn)題,從而導(dǎo)致設(shè)備無(wú)法正常運(yùn)行。一旦出現(xiàn)問(wèn)題,一方面會(huì)引起客戶的不滿,一方面可能會(huì)造成生產(chǎn)損失,昂貴的維修費(fèi)用,甚至帶來(lái)安全隱患。每當(dāng)這個(gè)時(shí)候,客戶總是希望現(xiàn)場(chǎng)應(yīng)用工程師能夠快速準(zhǔn)確的進(jìn)行故障定位并維修以便于他們恢復(fù)生產(chǎn),這就給故障診斷工程師帶來(lái)了巨大的挑戰(zhàn)。   現(xiàn)場(chǎng)診斷時(shí),工程師往往需要隨身攜帶一套小巧輕便、但功能強(qiáng)大的分析工具,捕捉波形異常,例如 定時(shí)錯(cuò)誤、串?dāng)_、瞬態(tài)、電源質(zhì)量
  • 關(guān)鍵字: 示波器  PicoScope  FPGA  

Digilent Nexys3 FPGA開發(fā)板評(píng)測(cè)(一)

  •   FPGA即現(xiàn)場(chǎng)可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進(jìn)步和EDA設(shè)計(jì)工具的不斷發(fā)展,F(xiàn)PGA已經(jīng)成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺(tái)之一。FPGA的集成度越來(lái)越高,功耗和成本卻在降低,所以其應(yīng)用領(lǐng)域也越來(lái)越廣。對(duì)于硬件工程師來(lái)說(shuō),器件的選型和資源評(píng)估變得更重要?! ‘?dāng)我們要選擇FPGA開發(fā)板的時(shí)候,首先要問(wèn)的問(wèn)題是我們能得到什么以及我們準(zhǔn)備用它來(lái)做什么?對(duì)于初學(xué)者來(lái)說(shuō)FPGA是令人生畏的,不過(guò)如果有一個(gè)好的開發(fā)板能達(dá)到事半功倍的效果,會(huì)發(fā)現(xiàn)入門并不困難。接下來(lái)我們來(lái)看看Digilent公司推出的Ne
  • 關(guān)鍵字: FPGA  Nexys3  Xilinx  Spartan6  

Digilent Nexys3 FPGA開發(fā)板評(píng)測(cè)(二)

  •   測(cè)試過(guò)程  到現(xiàn)在已經(jīng)對(duì)Nexys3的硬件配置有了初步的了解。Nexys3的使用非常方便,平臺(tái)的搭建非常簡(jiǎn)單,一根USB-micro下載線能搞定一切,不用額外的穩(wěn)壓電源或者變壓器供電,對(duì)工程師來(lái)說(shuō)真是個(gè)福音,不用在辦公室和實(shí)驗(yàn)室來(lái)回奔波了。直接在辦公桌上就可以設(shè)計(jì),下載程序。而且攜帶也很方便,只要有臺(tái)筆記本到那里都能開始工作?! ?.上電前準(zhǔn)備  為了監(jiān)測(cè)一些通用的接口,我們還是要準(zhǔn)備一根USB-micro線用于與PC串口通信,一臺(tái)VGA監(jiān)視用的顯示器,一個(gè)USB口的鼠標(biāo)或鍵盤。有了這些基本可以監(jiān)測(cè)N
  • 關(guān)鍵字: adept  Nexys3  FPGA    

FPGA的圖像處理技術(shù),你知道多少?

  •   最近一段時(shí)間一直在研究基于FPGA的圖像處理,乘著這個(gè)機(jī)會(huì)和大家交流一下,自己也順便總結(jié)一下。主要是為了大家對(duì)用FPGA做圖像處理有個(gè)感性的認(rèn)識(shí),如果真要研究的話就得更加深入學(xué)習(xí)了。本人水平有限,如有錯(cuò)誤,歡迎大家批評(píng)指正。   基于軟件的圖像處理方法存在著一些局限性,尤其是計(jì)算速度和算法效率方面。所以大家很自然的就想到了FPGA作為嵌入式圖像應(yīng)用的平臺(tái)。許多圖像處理本身就是并行計(jì)算的,并且FPGA的編程硬件,本質(zhì)上也是并行的。但是利用FPGA硬件進(jìn)行圖像處理存在很多的困難,需要學(xué)到很多的技巧。下面
  • 關(guān)鍵字: FPGA  圖像處理  算法  

一種基于多核處理器DM8168的視頻處理方法

  •   摘要:隨著1080P高清視頻以及4K超高清晰視頻的普及和應(yīng)用,基于傳統(tǒng)單核DSP處理器的視頻信息處理已有些力不從心。為此TI公司推出了一款專門用于高清視頻處理的多核DSP處理器,它擁有4個(gè)不同類型的處理器,使得視頻處理達(dá)到了一個(gè)更高水平。本文分析研究了該處理器的多核DSP結(jié)構(gòu)及應(yīng)用開發(fā)方法,并對(duì)多核間的協(xié)調(diào)工作及負(fù)載情況進(jìn)行了測(cè)試分析。   引言   以DSP為核心的處理器憑借自身硬件結(jié)構(gòu)的優(yōu)勢(shì)和算法優(yōu)化使得一般的嵌入式產(chǎn)品在視頻應(yīng)用領(lǐng)域得到了廣泛的應(yīng)用。隨著高清視頻應(yīng)用的增多,傳統(tǒng)單核DSP處理
  • 關(guān)鍵字: TI  DSP  DM8168  
共9865條 171/658 |‹ « 169 170 171 172 173 174 175 176 177 178 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473