首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

基于FPGA的數(shù)字濾波器設(shè)計

  •   利用VHDL語言設(shè)計數(shù)字濾波器,主要在于如何實現(xiàn)乘法。乘法常用的實現(xiàn)方法有位串行乘法、分布式算法和并行乘法等。位串行乘法能節(jié)省大量硬件資源,但運算周期過長,對于數(shù)字濾波器這種高速率要求不宜采取。分布式算法是現(xiàn)在比較流行的一種乘法實現(xiàn)方式,所用硬件資源較少,運算速率也較快,但這只是針對小位寬乘法來說。對于數(shù)字濾波器的較大位寬的乘法,不宜采取。并行乘法,算法實現(xiàn)簡單直觀,對于現(xiàn)在資源豐富的FPGA,很好實現(xiàn)
  • 關(guān)鍵字: 濾波器  數(shù)字  FPGA  VHDL  

用Zynq SoC實現(xiàn)高效比特幣礦機系統(tǒng)

  •   要設(shè)計出一個由可行的比特幣節(jié)點和高效靈活的礦機等組成的完整挖礦系統(tǒng),我們需要某種功能強大的FPGA芯片,來同時滿足靈活性和性能要求。除FPGA外,我們還需要使用處理引擎來提高效率。在這個完整的片上系統(tǒng)(SoC)上,我們需要經(jīng)優(yōu)化的內(nèi)核來運行包括網(wǎng)絡(luò)維護和交易處理在內(nèi)的所有要求的比特幣任務(wù)。能滿足所有這些條件的硬件就是位于ZedBoard開發(fā)板上的Zynq-7020 SoC
  • 關(guān)鍵字: SoC  FPGA  SHA-256  

用Zynq SoC設(shè)計低時延H.264系統(tǒng)

  •   小型快速的流式視頻系統(tǒng)結(jié)合采用微型H.264核和賽靈思Zynq SoCASSP架構(gòu)不靈活,而基于FPGA微處理器組合的系統(tǒng)雖然尺寸大但較為靈活,一直以來設(shè)計人員為創(chuàng)建PCB占位面積小的基于IP的流式視頻系統(tǒng),除了在這兩者之間反復(fù)權(quán)衡外別無他選。將軟核微處理器集成到FPGA,就無需單獨的處理器和DRAM,但最終系統(tǒng)的性能可能無法與以外部ARM處理器為核心且可能還包括USB、以太網(wǎng)及
  • 關(guān)鍵字: H.264  SOC  FPGA  ASSP  

基于視覺的駕駛員輔助嵌入式系統(tǒng)(上)

  •   本文簡要描述了基于攝像頭的主動安全系統(tǒng)的應(yīng)用、引入它的動機及好處。此外,本文還介紹了視覺處理的未來解決方案與技術(shù)進步,可確保在功率有限的情況下實現(xiàn)最大性能。適用于前照燈控制、車道保持、交通標(biāo)志識別及防碰撞功能的多功能前置攝像頭解決方案,目前使用分辨率高達120萬像素、每秒30幀的CMOS成像儀。隨著新一代傳感器的推出,分辨率將進一步提高。要在惡劣的天氣和照明條件下可靠地檢測物體,需要復(fù)雜的算法。車道保持、自動緊急剎車或交通擁堵輔助等半自動駕駛員輔助功能需要帶有算法冗余的ASIL D安全級別,但所有這些
  • 關(guān)鍵字: 嵌入式  CMOS  FPGA  MAC  

英特爾攜阿爾特拉 力抗臺積賽靈思

  • 其實intel和Altera的密切合作已經(jīng)有好長一段時間了,這是一個FPGA廠商和代工廠商向另一個FPGA和代工的叫板。二者的競爭誰能笑到最后呢?
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的電視測角儀檢測技術(shù)方案

  • 摘要:通過分析電視測角儀的性能測試需求,結(jié)合視頻圖像圖像處理技術(shù),提出了以EP2C35為核心的視頻檢測系統(tǒng)設(shè)計方案,通過對CCD采集到的模擬環(huán)境的視頻圖像信號進行數(shù)字化處理,結(jié)合電視測角儀參數(shù)檢測原理,對測角儀基本性能指標(biāo)進行檢測,整個系統(tǒng)以視頻圖像采集系統(tǒng)為基礎(chǔ),以視頻圖像處理為核心,為電視測角儀的檢測研究提供了一種新的思路。 關(guān)鍵詞:電視測角儀;參數(shù)檢測;視頻圖像處理;EP2C35芯片 電視測角儀是某型裝備的地面制導(dǎo)設(shè)備,它集光、機、電于一體,屬于技術(shù)密集的光電儀器。在該裝備系統(tǒng)運行過程中它的作用
  • 關(guān)鍵字: FPGA  EP2C35  

Altera SoC FPGA架構(gòu)解析

  • SoC FPGA器件在一個器件中同時集成了處理器和FPGA體系結(jié)構(gòu)。將兩種技術(shù)合并起來具有很多優(yōu)點,包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發(fā)揮了處理器與FPGA系統(tǒng)融合的優(yōu)勢,同時還保留了獨立處理器和FPGA方法的優(yōu)點。 目前,市場上主要有三種SoC FPGA,它們的處理器都是完全專用的“硬核”處理器子系統(tǒng),而不是FPGA架構(gòu)中的軟核知識產(chǎn)權(quán)(IP)。所有這三種器件都采用了全功能ARM處理器,具有完整的存儲器
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的Gzip解壓縮硬件設(shè)計

  •   Gzip壓縮后的文件主要由3個部分組成,分別是文件頭、壓縮數(shù)據(jù)部分、文件尾,如圖1所示。其中,文件頭包括:固定值,用于Gzip文件格式鑒別;壓縮方法,記錄壓縮時采用的壓縮方法;壓縮標(biāo)志,記錄操作系統(tǒng)等信息;文件名,記錄壓縮時文件的名稱;CRC16,記錄文件頭CRC16校驗的值,等
  • 關(guān)鍵字: FPGA  Gzip  CRC32  PC  

FPGA中Flash驅(qū)動模塊的設(shè)計及驗證

  •   隨著FPGA的功能日益強大和完善,F(xiàn)PGA在項目中的應(yīng)用也越來越廣泛,其技術(shù)關(guān)鍵在于控制日益廣泛而豐富的外圍器件。本文以Flash存儲器件為FPGA的外圍,敘述了FPGA中SPI總線接口的Flash驅(qū)動模塊的設(shè)計,其接口基本符合Avalon總線的規(guī)范要求,并且通過實際的讀寫操作驗證
  • 關(guān)鍵字: Flash  驅(qū)動  FPGA  

嵌入式開發(fā):DSP聲音采集系統(tǒng)硬件設(shè)計

  • 1引言聲音信號無處不在,同時也包含著大量的信息。在日常的生產(chǎn)生活中,我們分析聲音信號,便可以簡化過...
  • 關(guān)鍵字: 嵌入式  DSP  聲音采集  

基于FPGA的濕度測量系統(tǒng)設(shè)計

  • 摘要:為了實時檢測常溫下的濕度,以便負責(zé)人根據(jù)需要調(diào)整環(huán)境狀態(tài)。采用測頻計數(shù)法結(jié)合頻差法設(shè)計了以FPGA芯片(EP2C8Q208C8N)為基礎(chǔ)的可用于濕度測量的石英晶體諧振頻率漂移檢測電路。重點介紹在FPGA平臺上通過測量石英晶體的諧振頻率來間接測量濕度的方法,討論了FPGA平臺上的每個模塊的設(shè)計過程,給出了部分模塊和整體電路的仿真圖,解釋了仿真結(jié)果。FPGA參與外圍硬件電路的輔助設(shè)計,會使設(shè)計更加簡單,周期更短。 濕度若能夠?qū)崟r進行測量,對于生產(chǎn)、生活方面是很至關(guān)重要的,尤其是在那些倉儲、種植、養(yǎng)殖、
  • 關(guān)鍵字: FPGA  QCM  

基于FPGA的步進電機優(yōu)化控制方案

  • 摘要:隨著控制技術(shù)以及步進電機(Stepper Motor)的發(fā)展,現(xiàn)代工業(yè)的許多領(lǐng)域?qū)Σ竭M電機的需求也越來越大。但是傳統(tǒng)的步進電機控制系統(tǒng)多以單片機等微處理器為基礎(chǔ),往往具有控制電路體積大、控制效率低、穩(wěn)定性差等缺點。利用FPGA控制速度快、可靠性強等特點,利用等步距細分原理和PWM控制技術(shù),設(shè)計出了高靈活性、可人機交互、分辨率高的步進電機控制系統(tǒng)。仿真和實驗證明,該控制系統(tǒng)高效可靠。 0 引言 步進電機是將電脈沖信號轉(zhuǎn)變?yōu)榻俏灰苹蚓€位移的開環(huán)控制電機,輸入脈沖總數(shù)控制步進電機的總旋轉(zhuǎn)角度,電機的速
  • 關(guān)鍵字: FPGA  步進電機  

安森美擴充RHYTHM?數(shù)字信號處理器應(yīng)用市場

  •   推動高能效創(chuàng)新的安森美半導(dǎo)體專門為助聽器設(shè)備應(yīng)用而設(shè)計RHYTHM?系列預(yù)配置數(shù)字信號處理(DSP)系統(tǒng),最新增加了兩款新器件?! HYTHM?R3920是一款16通道器件,配備了針對高端助聽器應(yīng)用的先進算法。而RHYTHM?R3110為入門級助聽器市場帶來了噪聲消減及反饋消除等新特性。兩款新器件都符合所有外形因數(shù)助聽器設(shè)計的嚴格需求,均衡顧及高性能與高能效?! 3920以其功能集和靈活性配合當(dāng)今的先進助聽器應(yīng)用。這器件提供十六通道寬動態(tài)范圍壓縮(WDRC),使聽力學(xué)家能夠自由
  • 關(guān)鍵字: 安森美  DSP  RHYTHM  R3920  R3110  

構(gòu)建節(jié)能的環(huán)境感知移動系統(tǒng)

  •   于傳感器的“環(huán)境感知”子系統(tǒng)永遠在線,他們對系統(tǒng)功耗的要求十分驚人。因此,從系統(tǒng)功耗上來看,必須最高效地處理這些任務(wù)。萊迪思公司提出了以低功耗FPGA來管理這些高效任務(wù)。
  • 關(guān)鍵字: 環(huán)境感知  FPGA  ULD  移動  201404  

Altera與Intel進一步加強合作,開發(fā)多管芯器件

  •   Altera公司與Intel公司日前宣布,采用Intel世界領(lǐng)先的封裝和裝配技術(shù)以及Altera前沿的可編程邏輯技術(shù),雙方合作開發(fā)多管芯器件。在此次合作中,Intel使用14?nm三柵極工藝制造Altera的Stratix??10?FPGA和SoC,進一步加強了Altera與Intel的代工線關(guān)系?! ltera與Intel一起工作開發(fā)多管芯器件,在一個封裝中高效的集成了單片14?nm?Stratix?10?FPGA和SoC與其他
  • 關(guān)鍵字: Altera  Intel  FPGA  SoC  
共9865條 196/658 |‹ « 194 195 196 197 198 199 200 201 202 203 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473